视频信号处理芯片中格式转换模块的设计与实现
摘要 | 第1-3页 |
Abstract | 第3-6页 |
第一章 绪论 | 第6-11页 |
·课题背景 | 第6-8页 |
·数字化电视发展前景 | 第6-7页 |
·视频信号处理芯片的国内外现状及技术发展趋势 | 第7-8页 |
·视频信号处理芯片的市场前景 | 第8页 |
·视频信号处理芯片的主要研究内容 | 第8-9页 |
·项目概况和本文研究内容 | 第9-10页 |
·本文章节安排 | 第10-11页 |
第二章 视频时空域插值模块的设计与实现 | 第11-27页 |
·视频时域内插模块的设计与实现 | 第11-22页 |
·概况 | 第11-12页 |
·国内主要算法说明 | 第12-17页 |
·基于全搜索块匹配的自适应运动补偿算法 | 第17-22页 |
·基于时空插值的去隔行模块 | 第22-27页 |
·概述 | 第22-23页 |
·本芯片中去隔行算法 | 第23-27页 |
第三章 视频空间域缩放模块的设计与实现 | 第27-39页 |
·概况 | 第27-28页 |
·主要算法说明 | 第28-31页 |
·窗函数滤波算法 | 第28-30页 |
·多项式拟合 | 第30-31页 |
·基于双三次插值算法的空间缩放模块的设计与实现 | 第31-39页 |
·算法说明 | 第31-33页 |
·模块FPGA 实现 | 第33-39页 |
第四章 格式转换模块的 FPGA 实现 | 第39-53页 |
·数据准备单元 | 第39-49页 |
·输入数据预存储 | 第39-44页 |
·总线仲裁 | 第44-47页 |
·视频处理缓存 | 第47-49页 |
·中间数据调度单元 | 第49-51页 |
·视频时域插值与去隔行中间数据调度 | 第49-50页 |
·去隔行与空间缩放中间数据调度 | 第50-51页 |
·输出数据缓存单元 | 第51-53页 |
第五章 格式转换模块的系统测试及 FPGA 验证 | 第53-58页 |
·子模块集成与仿真 | 第53-56页 |
·FPGA 验证 | 第56-58页 |
第六章 总结与展望 | 第58-60页 |
·本文总结 | 第58-59页 |
·展望 | 第59-60页 |
附录1:视频信号的标准与格式 | 第60-61页 |
附录2:双三次插值系数表 | 第61-64页 |
参考文献 | 第64-66页 |
发表论文和参加科研情况说明 | 第66-67页 |
致谢 | 第67页 |