| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题背景 | 第9-10页 |
| ·复接技术的研究现状 | 第10-12页 |
| ·本论文所做的主要工作 | 第12-13页 |
| 第二章 数字复接技术原理 | 第13-17页 |
| ·数字复接系统的组成 | 第13-14页 |
| ·数字复接的系列标准 | 第14-15页 |
| ·数字复接的方法 | 第15-17页 |
| 第三章 多业务复分接器总体设计 | 第17-25页 |
| ·多业务复分接器主要关键技术 | 第17-20页 |
| ·按链路层协议帧复分接技术 | 第17-18页 |
| ·异步数据同步封帧技术 | 第18-19页 |
| ·PCM 语音码流定长封帧技术 | 第19-20页 |
| ·硬件总体设计 | 第20-23页 |
| ·硬件架构 | 第21-22页 |
| ·基于FPGA 的系统设计 | 第22页 |
| ·接口配置及性能要求 | 第22-23页 |
| ·软件总体设计 | 第23-25页 |
| 第四章 多业务复分接器的设计与实现 | 第25-65页 |
| ·信息处理流程 | 第25-26页 |
| ·硬件设计 | 第26-34页 |
| ·电路组成 | 第26页 |
| ·数据复分接单元 | 第26-28页 |
| ·处理器单元 | 第28-30页 |
| ·接口收发器单元 | 第30-34页 |
| ·网络接口单元 | 第34页 |
| ·电源变换单元 | 第34页 |
| ·基于FPGA 的复分接器的实现 | 第34-61页 |
| ·FPGA 开发平台 | 第34-35页 |
| ·概要设计 | 第35-36页 |
| ·功能模块组成 | 第36-61页 |
| ·软件设计 | 第61-63页 |
| ·主处理器软件 | 第61-63页 |
| ·Tornado 开发环境 | 第63页 |
| ·可靠性设计 | 第63页 |
| ·电源设计 | 第63-64页 |
| ·电路板设计 | 第64-65页 |
| 第五章 实验测试与结果分析 | 第65-73页 |
| ·测试平台 | 第65-66页 |
| ·测试方法及结果分析 | 第66-72页 |
| ·1 路K 口、音频口业务复分接测试. | 第66-67页 |
| ·1 路E1 口、音频口业务复分接测试 | 第67-68页 |
| ·1 路R5232 异步串口、音频口业务复分接测试. | 第68-70页 |
| ·1 路R5232 口、K 口、E1 口业务复分接测试 | 第70-72页 |
| ·结论 | 第72-73页 |
| 第六章 结束语 | 第73-75页 |
| ·总结 | 第73页 |
| ·工作经验和工作展望 | 第73-75页 |
| ·工作经验 | 第73-74页 |
| ·工作展望 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-78页 |