基于FLASH芯片的加密存储技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
绪论 | 第9-13页 |
第一章 嵌入式微计算机的存储系统简介 | 第13-19页 |
·易失型存储器与非易失型存储器 | 第13-14页 |
·NOR型与NAND型Flash存储器 | 第14页 |
·M29系列NOR型Flash存储器介绍 | 第14-16页 |
·NOR型Flash存储器的CFI命令集 | 第16-18页 |
·本章小结 | 第18-19页 |
第二章 加密技术及加密算法简介 | 第19-32页 |
·加密技术数学模型介绍 | 第19-20页 |
·古典加密算法简介 | 第20-26页 |
·单表代换加密 | 第20-22页 |
·多表代换加密 | 第22-23页 |
·“谜”密码机 | 第23-24页 |
·置换加密 | 第24-26页 |
·分组加密技术简介 | 第26-31页 |
·DES加密技术 | 第26-28页 |
·RC5加密技术 | 第28-29页 |
·RC6加密技术 | 第29-31页 |
·本章小结 | 第31-32页 |
第三章 Flash芯片加密存储方案总体设计 | 第32-47页 |
·软件形式的明文文本介绍 | 第32页 |
·加密体系总体方案设计 | 第32-33页 |
·预加密软件设计概述 | 第33-34页 |
·安全芯片设计概述 | 第34-46页 |
·安全芯片管脚说明 | 第35-37页 |
·安全内部模块概述 | 第37-46页 |
·命令甄别模块 | 第38-40页 |
·密码机模块 | 第40-41页 |
·加密/解密模块 | 第41-43页 |
·地址置换模块 | 第43页 |
·地址计数模块 | 第43-44页 |
·内部控制模块 | 第44-46页 |
·加密方案密钥设计概述 | 第46页 |
·本章小结 | 第46-47页 |
第四章 安全芯片详细设计 | 第47-80页 |
·集成电路设计简述 | 第47-48页 |
·安全芯片总体设计 | 第48-49页 |
·命令甄别模块设计 | 第49-53页 |
·算法设计与实现 | 第49-53页 |
·信号输入与输出 | 第53页 |
·密码机模块设计 | 第53-66页 |
·算法设计与实现 | 第54-62页 |
·索引生成器设计与实现 | 第55-57页 |
·转轮映射器设计与实现 | 第57-61页 |
·待选密码数组设计与实现 | 第61-62页 |
·密钥组成设计 | 第62页 |
·信号输入与输出 | 第62页 |
·伪随机密钥流分析 | 第62-66页 |
·加密/解密模块设计 | 第66-70页 |
·8位数据宽度模式 | 第66-67页 |
·算法设计与实现 | 第66-67页 |
·信号输入与输出 | 第67页 |
·16位数据宽度模式 | 第67-69页 |
·算法设计与实现 | 第68-69页 |
·信号输入与输出 | 第69页 |
·组合密钥生成器的设计 | 第69-70页 |
·地址置换模块设计 | 第70-73页 |
·算法设计与实现 | 第70-72页 |
·信号输入与输出 | 第72-73页 |
·地址计数模块设计 | 第73-75页 |
·算法设计与实现 | 第73-75页 |
·信号输入与输出 | 第75页 |
·密钥体系设计 | 第75-77页 |
·地址置换模块密钥设计 | 第75-76页 |
·密码机模块密钥设计 | 第76页 |
·加密/解密模块密钥设计 | 第76页 |
·安全芯片密钥整体构成 | 第76-77页 |
·BYTE#管脚功能修正 | 第77-78页 |
·安全芯片兼容性设计 | 第78-79页 |
·与非易失性存储器件FRAM的兼容性设计 | 第78页 |
·与RAM等易失性存储器件的兼容性设计 | 第78-79页 |
·本章小结 | 第79-80页 |
第五章 设计结论与前景展望 | 第80-83页 |
附表1 | 第83-85页 |
附图2 | 第85-87页 |
附表3 | 第87-92页 |
参考文献 | 第92-95页 |
致谢 | 第95页 |