| 第一章 绪论 | 第1-13页 |
| ·数字音频技术概述 | 第7-9页 |
| ·语音压缩编码的分类 | 第7-8页 |
| ·语音压缩编码的评价 | 第8-9页 |
| ·FPGA 概述 | 第9-12页 |
| ·FPGA 简述及优点 | 第9-10页 |
| ·FPGA 器件的分类 | 第10-11页 |
| ·XILINX 公司FPGA 简介 | 第11-12页 |
| ·课题的研究背景和研究内容 | 第12-13页 |
| ·课题的研究背景 | 第12页 |
| ·课题的研究内容 | 第12-13页 |
| 第二章 语音ADPCM 编码算法 | 第13-25页 |
| ·脉冲编码调制 | 第13页 |
| ·均匀量化 | 第13-14页 |
| ·非均匀量化 | 第14-17页 |
| ·ADPCM 编码算法 | 第17-25页 |
| ·APCM | 第17-19页 |
| ·DPCM | 第19-22页 |
| ·ADPCM 基本原理 | 第22-23页 |
| ·长时预测和噪声整形 | 第23-25页 |
| 第三章 硬件平台的搭建 | 第25-41页 |
| ·系统的硬件模块组成 | 第25页 |
| ·XC3S1000 FPGA 的特点及其配置 | 第25-30页 |
| ·XC3S1000 的特点 | 第25-26页 |
| ·XC3S1000 的基本结构 | 第26-27页 |
| ·XC3S1000 的配置及其下载电路 | 第27-30页 |
| ·RS-232 接口电路设计 | 第30-31页 |
| ·SRAM 模块的设计 | 第31页 |
| ·音频模块设计 | 第31-41页 |
| ·音频D/A 转换部分 | 第31-38页 |
| ·音频放大电路 | 第38-41页 |
| 第四章 软件的实现 | 第41-55页 |
| ·Verilog HDL 简介 | 第41-43页 |
| ·采用ISE 软件设计流程 | 第43页 |
| ·串口通信实现方案 | 第43-47页 |
| ·串口功能 | 第43-44页 |
| ·UART 的数据格式 | 第44页 |
| ·UART 的设计 | 第44-47页 |
| ·I~2S 接口及其实现 | 第47-51页 |
| ·I~2S 接口原理 | 第47-48页 |
| ·I~2S与UDA1344TS 接口的设计框图 | 第48页 |
| ·DCM 模块产生分频频率和UDA1344TS 的接口 | 第48-49页 |
| ·移位寄存器模块Verilog 代码的实现 | 第49-51页 |
| ·程序的MODELSIM 仿真 | 第51页 |
| ·ADPCM 算法的实现 | 第51-54页 |
| ·ADPCM 编码 | 第52-53页 |
| ·存储模块的实现 | 第53-54页 |
| ·ADPCM 解码模块的实现 | 第54页 |
| ·小结 | 第54-55页 |
| 第五章 总结 | 第55-56页 |
| ·课题完成的任务 | 第55页 |
| ·课题的展望 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 摘要 | 第59-62页 |
| Abstract | 第62-66页 |
| 致谢 | 第66页 |