基于某雷达数据记录器的信号源设计
| 第1章 绪论 | 第1-13页 |
| ·课题的来源及性质 | 第9页 |
| ·信号源的研究现状与发展趋势 | 第9-11页 |
| ·论文的内容及特色 | 第11-13页 |
| 第2章 信号源系统总体设计 | 第13-21页 |
| ·信号源系统一般设计过程 | 第13-15页 |
| ·信号源系统的组成及工作方式 | 第15-17页 |
| ·信号源的组成 | 第15-16页 |
| ·信号源的工作方式 | 第16-17页 |
| ·信号源系统的技术指标 | 第17-21页 |
| 第3章 信号源系统硬件模块设计 | 第21-47页 |
| ·供电电源模块设计 | 第21-25页 |
| ·中心控制逻辑模块设计 | 第25-30页 |
| ·FPGA/CPLD 的配置 | 第25-27页 |
| ·中心控制逻辑电路的设计 | 第27-29页 |
| ·可靠复位电路的实现 | 第29-30页 |
| ·低频信号源D/A 转换电路设计 | 第30-33页 |
| ·D/A 转换的设计 | 第30-32页 |
| ·外围电路的设计 | 第32-33页 |
| ·D/A 转换电路的调试 | 第33页 |
| ·低频信号源采样保持放大电路设计 | 第33-37页 |
| ·保持电路设计 | 第33-35页 |
| ·放大电路设计 | 第35-36页 |
| ·技术关键 | 第36-37页 |
| ·高频信号源时钟信号差分输出电路设计 | 第37-38页 |
| ·采用差分输出的优势 | 第37页 |
| ·差分转换器的设计 | 第37-38页 |
| ·ECL 电平的功能特 | 第38页 |
| ·高频信号源差动滤波放大电路设计 | 第38-42页 |
| ·差动放大电路的增益 | 第39页 |
| ·差动放大电路的稳定性 | 第39-41页 |
| ·I、Q 六路信号输出接口 | 第41-42页 |
| ·信号源系统硬件电路的实现 | 第42-47页 |
| ·电路原理图设计 | 第42-43页 |
| ·印刷电路板的布局布线设计 | 第43-47页 |
| 第四章 可编程逻辑器件内部逻辑的实现 | 第47-53页 |
| ·内部逻辑设计输入 | 第47-48页 |
| ·内部逻辑模块组成 | 第48-51页 |
| ·内部逻辑原理图设计 | 第51-53页 |
| 第五章 系统的抗干扰设计 | 第53-60页 |
| ·概述及基本理论 | 第53页 |
| ·常见的干扰及抑制 | 第53-55页 |
| ·雷达信号源系统所采取的抗干扰措施 | 第55-60页 |
| ·一般抗干扰的措施 | 第55页 |
| ·电源线的抗干扰 | 第55-57页 |
| ·CPLD 芯片的抗干扰 | 第57-58页 |
| ·印制电路板的抗干扰设计 | 第58-60页 |
| 结论 | 第60-61页 |
| 附录一 | 第61-71页 |
| 一、高频信号源程序 | 第61-67页 |
| 二、低频信号源程序 | 第67-71页 |
| 附录二 | 第71-72页 |
| 一、高频信号源产品实物图 | 第71页 |
| 二、低频信号源产品实物图 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 致谢 | 第74-75页 |
| 攻读硕士期间发表的论文及所取的研究成果 | 第75页 |