嵌入式微处理器控制通路和接口的设计
第一章 绪论 | 第1-14页 |
·课题的背景及来源 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·AMEx86结构概述 | 第10-12页 |
·研制路线 | 第12-13页 |
·论文所作的工作和安排 | 第13-14页 |
第二章 总线接口单元BIU | 第14-27页 |
·80386总线接口协议 | 第14-18页 |
·接口信号介绍 | 第14-15页 |
·总线状态和总线周期 | 第15-16页 |
·操作数对界 | 第16-17页 |
·总线协议的特点 | 第17-18页 |
·总线接口单元的结构 | 第18-26页 |
·总线事务控制器 | 第19-21页 |
·总线事务控制器的控制机制 | 第19-20页 |
·特殊情况讨论 | 第20-21页 |
·总线状态控制器 | 第21-22页 |
·地址和控制驱动器 | 第22-23页 |
·数据收发器 | 第23-24页 |
·预取单元 | 第24-26页 |
·预取队列的设计 | 第24-26页 |
·预取地址产生 | 第26页 |
·小结 | 第26-27页 |
第三章 微程序控制器 | 第27-38页 |
·微程序控制器的结构 | 第27-30页 |
·双时钟结构 | 第28-29页 |
·单时钟结构 | 第29-30页 |
·微指令格式 | 第30-31页 |
·微程序的执行控制 | 第31-35页 |
·微地址转移逻辑 | 第31-33页 |
·微指令控制类型 | 第33-34页 |
·微程序结束机制 | 第34-35页 |
·微控器的接口机制 | 第35-36页 |
·寄存器编码 | 第36页 |
·微指令拼接 | 第36-37页 |
·小结 | 第37-38页 |
第四章 浮点IP核FXU的集成 | 第38-53页 |
·浮点数据类型和指令格式 | 第38-40页 |
·数据类型 | 第38-40页 |
·指令码 | 第40页 |
·浮点异常类型 | 第40-44页 |
·无效操作异常 | 第41-42页 |
·除零异常 | 第42页 |
·非规格化数异常 | 第42页 |
·结果上下溢 | 第42-43页 |
·精确异常 | 第43页 |
·异常的优先级 | 第43-44页 |
·IP核FXU的集成 | 第44-52页 |
·二一十进制转换单元Binary2BCD | 第45-48页 |
·Binary2BCD转化算法 | 第45-47页 |
·Binary2BCD的实现 | 第47-48页 |
·浮点微程序的控制机制 | 第48-50页 |
·浮点微指令 | 第48-49页 |
·浮点微程序 | 第49-50页 |
·浮点异常检测和处理 | 第50-52页 |
·浮点异常检测 | 第50-51页 |
·异常处理 | 第51-52页 |
·小节 | 第52-53页 |
第五章 仿真、综合与实现 | 第53-63页 |
·同步电路设计 | 第53-57页 |
·时序分析 | 第54-55页 |
·时钟方案 | 第55-57页 |
·IP核集成 | 第57-60页 |
·仿真 | 第60-61页 |
·综合与实现 | 第61-62页 |
·小结 | 第62-63页 |
第六章 结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |