可配置有限域运算单元设计技术研究
摘要 | 第1-7页 |
Abstract | 第7-8页 |
第一章 引言 | 第8-15页 |
·课题的研究动机、内容及意义 | 第8-10页 |
·研究动机 | 第8-9页 |
·研究内容 | 第9-10页 |
·研究意义 | 第10页 |
·国内外研究现状 | 第10-12页 |
·有限域乘法算法 | 第10-11页 |
·有限域求逆算法 | 第11-12页 |
·双有限域运算单元研究现状 | 第12页 |
·模乘运算单元 | 第12页 |
·模逆运算单元 | 第12页 |
·研究思路与创新点 | 第12-15页 |
·研究思路 | 第12-13页 |
·论文结构安排 | 第13-14页 |
·论文创新点 | 第14-15页 |
第二章 可配置有限域加减运算单元的设计 | 第15-27页 |
·大整数模加减算法 | 第15-18页 |
·传统大整数模加减算法 | 第15-16页 |
·改进模加算法 | 第16-17页 |
·改进模减算法 | 第17-18页 |
·可配置有限域加减运算单元的优化设计 | 第18-21页 |
·加法运算单元的设计 | 第19-20页 |
·修正值运算单元 | 第20页 |
·填充单元 | 第20-21页 |
·功能仿真与性能分析 | 第21-26页 |
·功能仿真 | 第21-23页 |
·性能分析 | 第23-26页 |
·本章小结 | 第26-27页 |
第三章 可配置有限域乘法运算单元的设计 | 第27-52页 |
·概述 | 第27-31页 |
·模乘算法概述 | 第27-28页 |
·Montgomery模乘算法 | 第28-29页 |
·Montgomery模乘扩展算法 | 第29-31页 |
·BLWL类型FIOS模乘算法的优化硬件实现 | 第31-39页 |
·BLWL类型FIOS模乘算法 | 第31-33页 |
·算法的多处理单元流水线组织结构分析 | 第33-35页 |
·改进的多处理单元流水线组织结构 | 第35-37页 |
·BLWL类型FIOS模乘运算单元的优化设计 | 第37-39页 |
·处理单元的设计 | 第37-38页 |
·字加法和减法运算的流水线设计 | 第38-39页 |
·WLWL类型FIOS模乘算法的优化硬件实现 | 第39-46页 |
·WLWL类型FIOS模乘算法 | 第39-40页 |
·算法的多处理单元流水线组织结构分析 | 第40-42页 |
·WLWL类型FIOS模乘运算单元的优化设计 | 第42-46页 |
·双域字乘法器的设计 | 第43-45页 |
·加法器的设计 | 第45-46页 |
·功能仿真与性能分析 | 第46-51页 |
·功能仿真 | 第46-48页 |
·性能分析 | 第48-51页 |
·本章小结 | 第51-52页 |
第四章 可配置有限域求逆运算单元的设计 | 第52-71页 |
·概述 | 第52-55页 |
·有限域求逆算法概述 | 第52页 |
·Montgomery模逆算法 | 第52-55页 |
·数域转换算法的优化设计 | 第55-58页 |
·求逆运算单元的优化设计 | 第58-66页 |
·近似求逆单元硬件电路设计 | 第58-59页 |
·模逆运算数据路径的设计 | 第59-61页 |
·减法运算单元的设计 | 第60页 |
·右移单元电路结构 | 第60页 |
·左移单元电路结构 | 第60-61页 |
·状态机控制电路设计 | 第61-66页 |
·163-192比特运算状态 | 第62页 |
·193-384比特运算状态 | 第62-64页 |
·385-571比特运算状态 | 第64-66页 |
·功能仿真与性能分析 | 第66-70页 |
·功能仿真 | 第66-67页 |
·性能分析 | 第67-70页 |
·本章小结 | 第70-71页 |
第五章 总结与展望 | 第71-72页 |
·总结 | 第71页 |
·展望 | 第71-72页 |
参考文献 | 第72-75页 |
个人简历 攻读硕士学位期间完成的主要工作 | 第75-76页 |
致谢 | 第76页 |