摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-15页 |
·FPGA应用于软件无线电设计背景与意义 | 第11-13页 |
·数字中频接收机国内外研究及应用现状 | 第13-14页 |
·本文研究内容与组织结构 | 第14-15页 |
第2章 主流FPGA器件特性分析 | 第15-33页 |
·Cyclone Ⅲ常见组成部分特性分析 | 第15-19页 |
·Stratix Ⅲ常见组成部分特性分析 | 第19-24页 |
·Virtex-5常见组成部分特性分析 | 第24-30页 |
·Stratix Ⅲ与Virtex-5器件特性比较 | 第30-32页 |
·内嵌RAM | 第30-31页 |
·基本逻辑单元 | 第31页 |
·内嵌DSP单元 | 第31-32页 |
·本章小结 | 第32-33页 |
第3章 数字中频接收机结构及部分模块逻辑设计 | 第33-50页 |
·数字中频接收机原理 | 第33-36页 |
·数字中频接收机结构 | 第33-34页 |
·多速率数字信号抽取原理 | 第34-36页 |
·中频数字滤波器结构 | 第36-44页 |
·FIR滤波器 | 第36-37页 |
·HBF半带滤波器 | 第37-38页 |
·级联积分梳状滤波器原理及实现 | 第38-44页 |
·数字NCO原理及实现 | 第44-47页 |
·成形滤波器和匹配滤波器原理 | 第47-49页 |
·满足无码间干扰(ISI)准则的传输系统 | 第47-48页 |
·根升余弦滤波器(RRC) | 第48-49页 |
·本章小结 | 第49-50页 |
第4章 基于不同器件特性实现数字滤波器 | 第50-71页 |
·滤波器FPGA常用实现方案分析 | 第50-53页 |
·分布查表形式实现FIR滤波器 | 第50-52页 |
·利用对称性实现FIR滤波器 | 第52-53页 |
·基于不同器件的一般性FIR滤波器实现 | 第53-65页 |
·基于输入数据移位操作不同处理的实现 | 第53-59页 |
·基于ALTERA的高端与低端器件结构不同处理的实现 | 第59-62页 |
·基于ALTERA与XILINX高端器件结构不同处理实现 | 第62-65页 |
·基于不同器件的HBF滤波器实现 | 第65-70页 |
·本章小结 | 第70-71页 |
第5章 中频接收机通道硬件系统设计及验证 | 第71-87页 |
·中频接收机通道模块MATLAB设计 | 第71-72页 |
·通道模块逻辑设计 | 第72-77页 |
·数字下变频模块的逻辑设计 | 第73-74页 |
·CTC模块的逻辑设计 | 第74-76页 |
·HBF滤波器模块的逻辑设计 | 第76页 |
·匹配滤波器模块的逻辑设计 | 第76-77页 |
·测试模块的逻辑设计 | 第77页 |
·工程布线结果及芯片选型 | 第77-81页 |
·布线资源报告及分析 | 第77-78页 |
·芯片选型 | 第78-80页 |
·不同器件下模块布线消耗资源及性能比较 | 第80-81页 |
·上板系统验证分析 | 第81-86页 |
·上板验证结果 | 第81-83页 |
·上板验证遇到的问题及分析 | 第83-86页 |
·本章小结 | 第86-87页 |
结论与展望 | 第87-88页 |
致谢 | 第88-89页 |
参考文献 | 第89-93页 |
攻读硕士学位期间发表的论文及科研成果 | 第93页 |