35kV智能变电站合并单元的硬件开发研究
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-19页 |
| ·数字化变电站 | 第10-16页 |
| ·数字化变电站的结构 | 第10-13页 |
| ·数字化变电站与传统变电站的比较 | 第13-16页 |
| ·课题的研究背景、意义以及现状 | 第16-18页 |
| ·课题背景及意义 | 第16页 |
| ·课题现状 | 第16-18页 |
| ·论文内容 | 第18-19页 |
| 第2章 合并单元方案设计 | 第19-29页 |
| ·合并单元特点 | 第19-20页 |
| ·合并单元设计要求 | 第20-26页 |
| ·IEC60044-8 对合并单元的要求 | 第20-23页 |
| ·IEC61850-9 对合并单元的要求 | 第23-25页 |
| ·国标对合并单元的要求 | 第25-26页 |
| ·合并单元功能设计 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 合并单元硬件设计 | 第29-50页 |
| ·合并单元硬件功能实现 | 第29-30页 |
| ·合并单元硬件实现 | 第30-48页 |
| ·A/D 模块设计 | 第30-34页 |
| ·数字量采集处理模块设计 | 第34-36页 |
| ·同步功能模块设计 | 第36-41页 |
| ·数据处理模块设计 | 第41-44页 |
| ·以太网控制器模块设计 | 第44-46页 |
| ·其他模块设计 | 第46-48页 |
| ·硬件抗干扰措施设计 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第4章 合并单元的实验测试 | 第50-58页 |
| ·同步对时的测试 | 第50-54页 |
| ·数据处理的测试 | 第54-57页 |
| ·本章小结 | 第57-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-63页 |
| 攻读学位期间发表的学术论文及参与项目 | 第63-64页 |
| 致谢 | 第64页 |