| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-13页 |
| ·研究背景与立题意义 | 第8-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·主要研究内容 | 第11-13页 |
| 第2章 千兆以太网 | 第13-30页 |
| ·千兆以太网标准 | 第13-22页 |
| ·1000BASE-T的物理层 | 第14-15页 |
| ·PCS子层编码技术 | 第15-18页 |
| ·1000BASE-T的MAC层 | 第18-19页 |
| ·CSMA/CD | 第19-21页 |
| ·基于PAUSE帧的流量控制策略 | 第21-22页 |
| ·与传统百兆以太网的比较 | 第22-23页 |
| ·千兆以太网协议栈 | 第23-26页 |
| ·Lwip协议栈 | 第23-25页 |
| ·Treck协议栈 | 第25-26页 |
| ·基于Virtex-5的千兆以太网 | 第26-29页 |
| ·基于Virtex-5的千兆以太网架构 | 第26-27页 |
| ·网络速率优化 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第3章 ComPort高速通信接口 | 第30-57页 |
| ·基于Virtex-5的嵌入式系统的架构 | 第30-34页 |
| ·基于FPGA的硬件架构 | 第31-32页 |
| ·基于PowerPC核的软件工程 | 第32-34页 |
| ·ComPort工作原理 | 第34-37页 |
| ·ComPort接口定义 | 第35-36页 |
| ·ComPort传输流程 | 第36-37页 |
| ·基于PLB总线的ComPort自定义IP核 | 第37-42页 |
| ·ComPort的FPGA逻辑 | 第37-40页 |
| ·基于PLB的ComPort的IP核 | 第40-41页 |
| ·ComPort性能分析 | 第41-42页 |
| ·基于LocalLink的ComPort自定义IP核 | 第42-55页 |
| ·基于blockram的ComPort IP核 | 第42-43页 |
| ·LocalLink协议 | 第43-44页 |
| ·基于LocalLink的ComPort IP核 | 第44-48页 |
| ·PowerPC的DMA机制 | 第48-52页 |
| ·PowerPC的中断机制 | 第52-53页 |
| ·基于DMA和中断机制的ComPort性能分析 | 第53-55页 |
| ·本章小结 | 第55-57页 |
| 第4章 高速数据传输系统 | 第57-63页 |
| ·数据调度系统 | 第57-59页 |
| ·系统整体工作流程 | 第59-60页 |
| ·系统性能分析 | 第60-62页 |
| ·系统级千兆以太网性能 | 第60页 |
| ·系统级ComPort性能 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第5章 系统硬件平台与实验结果 | 第63-65页 |
| ·硬件平台 | 第63-64页 |
| ·实验结果 | 第64页 |
| ·系统最大传输性能实验 | 第64页 |
| ·声纳系统可靠性实验 | 第64页 |
| ·本章小结 | 第64-65页 |
| 第6章 总结与展望 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 致谢 | 第70页 |