首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--数据传输技术论文

声纳嵌入式高速数据传输技术及其实现

摘要第1-5页
Abstract第5-6页
目录第6-8页
第1章 绪论第8-13页
   ·研究背景与立题意义第8-10页
   ·国内外研究现状第10-11页
   ·主要研究内容第11-13页
第2章 千兆以太网第13-30页
   ·千兆以太网标准第13-22页
     ·1000BASE-T的物理层第14-15页
     ·PCS子层编码技术第15-18页
     ·1000BASE-T的MAC层第18-19页
     ·CSMA/CD第19-21页
     ·基于PAUSE帧的流量控制策略第21-22页
   ·与传统百兆以太网的比较第22-23页
   ·千兆以太网协议栈第23-26页
     ·Lwip协议栈第23-25页
     ·Treck协议栈第25-26页
   ·基于Virtex-5的千兆以太网第26-29页
     ·基于Virtex-5的千兆以太网架构第26-27页
     ·网络速率优化第27-29页
   ·本章小结第29-30页
第3章 ComPort高速通信接口第30-57页
   ·基于Virtex-5的嵌入式系统的架构第30-34页
     ·基于FPGA的硬件架构第31-32页
     ·基于PowerPC核的软件工程第32-34页
   ·ComPort工作原理第34-37页
     ·ComPort接口定义第35-36页
     ·ComPort传输流程第36-37页
   ·基于PLB总线的ComPort自定义IP核第37-42页
     ·ComPort的FPGA逻辑第37-40页
     ·基于PLB的ComPort的IP核第40-41页
     ·ComPort性能分析第41-42页
   ·基于LocalLink的ComPort自定义IP核第42-55页
     ·基于blockram的ComPort IP核第42-43页
     ·LocalLink协议第43-44页
     ·基于LocalLink的ComPort IP核第44-48页
     ·PowerPC的DMA机制第48-52页
     ·PowerPC的中断机制第52-53页
     ·基于DMA和中断机制的ComPort性能分析第53-55页
   ·本章小结第55-57页
第4章 高速数据传输系统第57-63页
   ·数据调度系统第57-59页
   ·系统整体工作流程第59-60页
   ·系统性能分析第60-62页
     ·系统级千兆以太网性能第60页
     ·系统级ComPort性能第60-62页
   ·本章小结第62-63页
第5章 系统硬件平台与实验结果第63-65页
   ·硬件平台第63-64页
   ·实验结果第64页
     ·系统最大传输性能实验第64页
     ·声纳系统可靠性实验第64页
   ·本章小结第64-65页
第6章 总结与展望第65-67页
参考文献第67-70页
致谢第70页

论文共70页,点击 下载论文
上一篇:通信信号识别系统的关键算法实现
下一篇:Ad Hoc中基于MAC层的交换技术