摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第14-16页 |
缩略语对照表 | 第16-20页 |
第一章 绪论 | 第20-28页 |
1.1 研究背景和意义 | 第20-22页 |
1.2 国内外研究现状 | 第22-24页 |
1.3 论文研究内容及组织结构 | 第24-28页 |
第二章 802.11ac发射机和接收机的基带系统技术 | 第28-40页 |
2.1 物理层系统架构 | 第28-29页 |
2.2 OFDM调制解调 | 第29-30页 |
2.3 OFDM保护间隔 | 第30-32页 |
2.4 交织技术 | 第32-33页 |
2.5 物理层规范 | 第33-39页 |
2.5.1 物理层数据帧结构 | 第33-37页 |
2.5.2 调制与编码机制 | 第37-39页 |
2.6 本章小结 | 第39-40页 |
第三章 802.11ac接收机的同步系统算法设计与仿真 | 第40-68页 |
3.1 同步系统总流程 | 第40-42页 |
3.2 定时同步 | 第42-52页 |
3.2.1 定时偏差对系统的影响 | 第42-44页 |
3.2.2 训练序列的构造 | 第44-45页 |
3.2.3 S&C定时同步算法 | 第45-50页 |
3.2.4 本文改进的定时同步算法 | 第50-52页 |
3.3 频率同步 | 第52-59页 |
3.3.1 载波频偏对系统的影响 | 第52-54页 |
3.3.2 S&C载波频率同步算法 | 第54-59页 |
3.4 相位同步 | 第59-66页 |
3.4.1 相位偏移对系统的影响 | 第59页 |
3.4.2 基于导频的相位同步算法 | 第59-60页 |
3.4.3 本文提出的相位同步算法 | 第60-66页 |
3.5 本章小结 | 第66-68页 |
第四章 802.11ac接收机的同步系统电路设计与验证 | 第68-98页 |
4.1 同步系统架构设计 | 第68-70页 |
4.2 帧同步模块设计 | 第70-79页 |
4.2.1 复数乘法器 | 第71-74页 |
4.2.2 互相关器 | 第74-76页 |
4.2.3 判决模块 | 第76-79页 |
4.3 粗载波频率同步模块设计 | 第79-86页 |
4.3.1 角度运算器 | 第80-84页 |
4.3.2 载波频偏补偿模块 | 第84-86页 |
4.4 符号同步模块设计 | 第86-88页 |
4.5 细载波频率同步模块设计 | 第88-89页 |
4.6 相位同步模块设计 | 第89-92页 |
4.7 同步系统FPGA验证 | 第92-96页 |
4.8 本章小结 | 第96-98页 |
第五章 802.11ac发射机和接收机的基带芯片设计与实现 | 第98-112页 |
5.1 数字集成电路设计流程 | 第98-99页 |
5.2 系统架构设计 | 第99-101页 |
5.3 RTL电路设计 | 第101-106页 |
5.3.1 训练序列模块设计 | 第101-104页 |
5.3.2 DATA模块设计 | 第104-105页 |
5.3.3 BCC编码模块设计 | 第105-106页 |
5.4 逻辑综合 | 第106-107页 |
5.5 版图设计和封装 | 第107-111页 |
5.6 本章小结 | 第111-112页 |
第六章 总结与展望 | 第112-114页 |
6.1 总结 | 第112-113页 |
6.2 展望 | 第113-114页 |
参考文献 | 第114-120页 |
致谢 | 第120-122页 |
作者简介 | 第122-124页 |