U/C波段上下变频组件研究
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-16页 |
1.1 研究工作的背景与意义 | 第9页 |
1.2 国内外研究现状和发展态势 | 第9-14页 |
1.2.1 国外毫米波变频组件研究现状和发展态势 | 第10-12页 |
1.2.2 国内毫米波变频组件研究现状和发展态势 | 第12-14页 |
1.3 本文主要工作 | 第14-16页 |
第二章 变频组件基本原理 | 第16-26页 |
2.1 本振单元设计原理 | 第16-20页 |
2.1.1 频率合成技术简介 | 第16页 |
2.1.2 锁相环技术基本原理 | 第16-19页 |
2.1.3 PLL相位噪声 | 第19-20页 |
2.2 变频单元设计原理 | 第20-25页 |
2.2.1 混频器基本原理 | 第20-21页 |
2.2.2 混频器主要技术指标 | 第21-22页 |
2.2.3 微波放大器设计原理 | 第22页 |
2.2.4 微波放大器主要技术指标 | 第22-25页 |
2.3 本章小结 | 第25-26页 |
第三章 本振单元设计与调试 | 第26-45页 |
3.1 本振单元方案设计 | 第26-27页 |
3.1.1 本振单元设计指标 | 第26页 |
3.1.2 本振单元设计方案 | 第26-27页 |
3.2 本振单元中锁相环部分设计与测试 | 第27-35页 |
3.2.1 锁相环器件选取 | 第27-30页 |
3.2.2 锁相环电路设计 | 第30-31页 |
3.2.3 锁相环的调试与结果测试 | 第31-35页 |
3.3 本振单元中的倍频放大部分电路设计 | 第35-40页 |
3.3.1 关键器件选取 | 第35-36页 |
3.3.2 指标分析 | 第36-37页 |
3.3.3 滤波器仿真与设计 | 第37-38页 |
3.3.4 本振单元电路设计 | 第38-40页 |
3.4 本振单元结果测试及改进 | 第40-44页 |
3.4.1 测试结果 | 第40-44页 |
3.4.2 改进方案 | 第44页 |
3.5 本章小结 | 第44-45页 |
第四章 上变频组件设计与调试 | 第45-58页 |
4.1 上变频单元方案设计 | 第45-51页 |
4.1.1 上变频单元设计指标 | 第45页 |
4.1.2 上变频单元设计方案 | 第45-46页 |
4.1.3 器件选取 | 第46-47页 |
4.1.4 指标分析 | 第47-48页 |
4.1.5 滤波器仿真与设计 | 第48-50页 |
4.1.6 上变频单元电路设计 | 第50-51页 |
4.2 上变频单元测试结果 | 第51-57页 |
4.2.1 测试结果 | 第51-55页 |
4.2.2 改进方案 | 第55-57页 |
4.3 本章小结 | 第57-58页 |
第五章 下变频组件设计与调试 | 第58-65页 |
5.1 下变频单元方案设计 | 第58-62页 |
5.1.1 下变频单元设计指标 | 第58页 |
5.1.2 下变频单元方案设计 | 第58-59页 |
5.1.3 器件选取 | 第59页 |
5.1.4 指标分析 | 第59-60页 |
5.1.5 滤波器仿真与设计 | 第60-61页 |
5.1.6 下变频单元电路设计 | 第61-62页 |
5.2 下变频单元测试结果 | 第62-64页 |
5.3 本章小结 | 第64-65页 |
第六章 结论 | 第65-67页 |
6.1 主要工作内容 | 第65-66页 |
6.2 不足与进一步展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
攻读硕士期间取得的研究成果 | 第71-72页 |