| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第9-14页 |
| 1.1 研究背景和意义 | 第9-11页 |
| 1.2 研究现状 | 第11-12页 |
| 1.3 论文组织结构 | 第12-14页 |
| 第2章 SAT 详解 | 第14-22页 |
| 2.1 SAT 问题简介 | 第14-16页 |
| 2.2 集成电路到 CNF 的转变 | 第16-18页 |
| 2.3 DPLL 完备算法 | 第18-21页 |
| 2.4 本章小结 | 第21-22页 |
| 第3章 backbone 详解 | 第22-30页 |
| 3.1 backbone 引理 | 第22-24页 |
| 3.2 backbone 算法详解 | 第24-29页 |
| 3.2.1 枚举赋值求解 | 第24-25页 |
| 3.2.2 迭代 SAT 求解 | 第25-27页 |
| 3.2.3 单次赋值阻塞求解 | 第27-28页 |
| 3.2.4 分块求解 | 第28-29页 |
| 3.3 本章小结 | 第29-30页 |
| 第4章 改进算法 | 第30-46页 |
| 4.1 增量 SAT(Incremental SAT) | 第30-32页 |
| 4.2 算法思想 | 第32-33页 |
| 4.3 算法实现 | 第33-36页 |
| 4.4 实验结果 | 第36-46页 |
| 第5章 总结和展望 | 第46-48页 |
| 5.1 工作总结 | 第46-47页 |
| 5.2 工作展望 | 第47-48页 |
| 参考文献 | 第48-51页 |
| 作者简介及在学期间所取得的科研成果 | 第51-52页 |
| 致谢 | 第52页 |