数字通信中基带处理算法的研究与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-13页 |
1.1 课题的研究目的及意义 | 第8-9页 |
1.2 基带处理的发展现状 | 第9-11页 |
1.2.1 信道编码发展现状 | 第9-10页 |
1.2.2 数字调制发展现状 | 第10页 |
1.2.3 扩频技术发展现状 | 第10-11页 |
1.3 课题完成的工作 | 第11页 |
1.4 论文组织结构 | 第11-12页 |
1.5 本章小结 | 第12-13页 |
第二章 数字通信与基带处理系统基本介绍 | 第13-16页 |
2.1 数字通信系统 | 第13-14页 |
2.2 数字基带处理系统 | 第14-15页 |
2.3 本章小结 | 第15-16页 |
第三章 信道编码 | 第16-29页 |
3.1 信道编码简介及基本定义 | 第16-17页 |
3.1.1 信道编码简介 | 第16页 |
3.1.2 信道编码基本定义 | 第16-17页 |
3.2 卷积编码 | 第17-21页 |
3.2.1 卷积码的结构 | 第17-18页 |
3.2.2 卷积码的描述方法 | 第18-20页 |
3.2.3 不同类别的卷积码 | 第20-21页 |
3.3 卷积译码 | 第21-26页 |
3.3.1 最大似然译码 | 第22-23页 |
3.3.2 维特比卷积译码算法 | 第23-26页 |
3.4 交织 | 第26-28页 |
3.5 本章小结 | 第28-29页 |
第四章 数字调制与解调 | 第29-39页 |
4.1 数字调制 | 第29-33页 |
4.1.1 相移键控 | 第29-30页 |
4.1.2 频移键控 | 第30-31页 |
4.1.3 幅移键控 | 第31页 |
4.1.4 振幅相位联合键控 | 第31-32页 |
4.1.5 调制器的正交实现 | 第32-33页 |
4.2 数字解调 | 第33-38页 |
4.2.1 数字相干解调算法 | 第34-35页 |
4.2.2 数字非相干解调算法 | 第35-37页 |
4.2.3 正交FSK调制信号需要的频率间隔 | 第37-38页 |
4.3 本章小结 | 第38-39页 |
第五章 扩频 | 第39-52页 |
5.1 扩频通信系统的基本模型 | 第39-40页 |
5.2 直接序列扩频 | 第40-43页 |
5.3 跳频扩频 | 第43-44页 |
5.4 扩频系统的同步 | 第44-51页 |
5.4.1 捕获 | 第45-48页 |
5.4.2 跟踪 | 第48-51页 |
5.5 本章小结 | 第51-52页 |
第六章 基带系统的设计与FPGA实现 | 第52-73页 |
6.1 信道编码设计与实现 | 第53-56页 |
6.1.1 CRC设计与实现 | 第53-54页 |
6.1.2 卷积编码的设计与实现 | 第54页 |
6.1.3 卷积交织与比特级联的设计与实现 | 第54-56页 |
6.2 调制的设计与实现 | 第56-57页 |
6.3 扩频与成帧的设计与实现 | 第57-60页 |
6.3.1 扩频的设计与实现 | 第57-59页 |
6.3.2 成帧的设计与实现 | 第59-60页 |
6.4 同步与拆帧的设计与实现 | 第60-65页 |
6.4.1 同步的设计与实现 | 第60-64页 |
6.4.2 拆帧的设计与实现 | 第64-65页 |
6.5 解扩与解调的设计与实现 | 第65-68页 |
6.5.1 解扩的设计与实现 | 第65页 |
6.5.2 初始相位估计的设计与实现 | 第65-67页 |
6.5.3 解调的设计与实现 | 第67-68页 |
6.6 信道译码与译码校验的设计与实现 | 第68-71页 |
6.7 基带处理系统的验证与性能 | 第71-72页 |
6.8 本章小结 | 第72-73页 |
总结 | 第73-75页 |
参考文献 | 第75-77页 |
攻读学位期间获得的研究成果 | 第77-78页 |
致谢 | 第78页 |