首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

16位125MS/s超低功耗A/D转换器关键技术研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-19页
    1.1 研究的目的与意义第15-16页
    1.2 国内外研究进展第16-17页
    1.3 论文主要工作与结构安排第17-19页
第二章 ADC概述第19-31页
    2.1 常见的多种ADC结构第19-23页
        2.1.1 全并行ADC第19-20页
        2.1.2 两步式ADC第20-21页
        2.1.3 逐次逼近型ADC第21页
        2.1.4 折叠式ADC第21-22页
        2.1.5 流水线ADC第22-23页
    2.2 ADC的性能参数第23-27页
        2.2.1 静态特性参数第23-25页
        2.2.2 动态特性参数第25-27页
    2.3 流水线ADC的原理阐述第27-29页
    2.4 本章小结第29-31页
第三章 ADC的核心电路模块分析第31-53页
    3.1 MDAC电路第31-39页
        3.1.1 MDAC的几种典型结构第31-34页
        3.1.2 MDAC电路的工作过程第34-36页
        3.1.3 MDAC功耗的影响因素第36-38页
        3.1.4 MDAC中电容的递减技术第38-39页
    3.2 核心模块的非理想误差第39-51页
        3.2.1 余差放大器的误差第39-43页
        3.2.2 采样电容的失配误差第43-45页
        3.2.3 子ADC(Sub_ADC)的误差第45-46页
        3.2.4 采样开关的误差第46-50页
        3.2.5 时钟抖动第50-51页
    3.3 本章小结第51-53页
第四章 16位125MSPS流水线ADC架构的设计与实现第53-85页
    4.1 系统架构设计第53-56页
        4.1.1 无采保(SHA-less)的设计考虑第53-55页
        4.1.2 流水级的架构实现第55-56页
    4.2 第一级子转换级电路的结构第56-61页
        4.2.1 采样电容容值的选取第56-57页
        4.2.2 第一级的结构实现第57-61页
    4.3 余差放大器的参数设计及电路实现第61-77页
        4.3.1 余差放大器指标的确定第62-63页
        4.3.2 余差放大器的常见结构第63-68页
        4.3.3 增益提高(Gain_boost)技术第68-71页
        4.3.4 运算放大器的实现第71-73页
        4.3.5 运算放大器的参数分析第73-77页
    4.4 栅压自举开关第77-79页
    4.5 比较器的设计实现第79-82页
    4.6 ADC的整体仿真第82-83页
    4.7 本章小结第83-85页
第五章 结论与展望第85-87页
    5.1 研究结论第85页
    5.2 研究展望第85-87页
参考文献第87-90页
致谢第90-91页
作者简介第91-92页

论文共92页,点击 下载论文
上一篇:有源数控移相器的研究与设计
下一篇:电力线通信CMOS模拟前端接收器关键技术研究