摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究的目的与意义 | 第15-16页 |
1.2 国内外研究进展 | 第16-17页 |
1.3 论文主要工作与结构安排 | 第17-19页 |
第二章 ADC概述 | 第19-31页 |
2.1 常见的多种ADC结构 | 第19-23页 |
2.1.1 全并行ADC | 第19-20页 |
2.1.2 两步式ADC | 第20-21页 |
2.1.3 逐次逼近型ADC | 第21页 |
2.1.4 折叠式ADC | 第21-22页 |
2.1.5 流水线ADC | 第22-23页 |
2.2 ADC的性能参数 | 第23-27页 |
2.2.1 静态特性参数 | 第23-25页 |
2.2.2 动态特性参数 | 第25-27页 |
2.3 流水线ADC的原理阐述 | 第27-29页 |
2.4 本章小结 | 第29-31页 |
第三章 ADC的核心电路模块分析 | 第31-53页 |
3.1 MDAC电路 | 第31-39页 |
3.1.1 MDAC的几种典型结构 | 第31-34页 |
3.1.2 MDAC电路的工作过程 | 第34-36页 |
3.1.3 MDAC功耗的影响因素 | 第36-38页 |
3.1.4 MDAC中电容的递减技术 | 第38-39页 |
3.2 核心模块的非理想误差 | 第39-51页 |
3.2.1 余差放大器的误差 | 第39-43页 |
3.2.2 采样电容的失配误差 | 第43-45页 |
3.2.3 子ADC(Sub_ADC)的误差 | 第45-46页 |
3.2.4 采样开关的误差 | 第46-50页 |
3.2.5 时钟抖动 | 第50-51页 |
3.3 本章小结 | 第51-53页 |
第四章 16位125MSPS流水线ADC架构的设计与实现 | 第53-85页 |
4.1 系统架构设计 | 第53-56页 |
4.1.1 无采保(SHA-less)的设计考虑 | 第53-55页 |
4.1.2 流水级的架构实现 | 第55-56页 |
4.2 第一级子转换级电路的结构 | 第56-61页 |
4.2.1 采样电容容值的选取 | 第56-57页 |
4.2.2 第一级的结构实现 | 第57-61页 |
4.3 余差放大器的参数设计及电路实现 | 第61-77页 |
4.3.1 余差放大器指标的确定 | 第62-63页 |
4.3.2 余差放大器的常见结构 | 第63-68页 |
4.3.3 增益提高(Gain_boost)技术 | 第68-71页 |
4.3.4 运算放大器的实现 | 第71-73页 |
4.3.5 运算放大器的参数分析 | 第73-77页 |
4.4 栅压自举开关 | 第77-79页 |
4.5 比较器的设计实现 | 第79-82页 |
4.6 ADC的整体仿真 | 第82-83页 |
4.7 本章小结 | 第83-85页 |
第五章 结论与展望 | 第85-87页 |
5.1 研究结论 | 第85页 |
5.2 研究展望 | 第85-87页 |
参考文献 | 第87-90页 |
致谢 | 第90-91页 |
作者简介 | 第91-92页 |