基于FPGA的高频雷达频率监测信道研制
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-14页 |
1.1 课题研究的背景和意义 | 第9-10页 |
1.2 国内外文献综述 | 第10-12页 |
1.2.1 无线电监测技术发展概述 | 第10-11页 |
1.2.2 高频雷达频监系统发展概述 | 第11-12页 |
1.3 本文的研究工作和内容安排 | 第12-14页 |
第2章 频监信道架构及基础理论 | 第14-21页 |
2.1 频率监测信道架构 | 第14-15页 |
2.2 带通信号采样理论 | 第15-17页 |
2.3 信号正交变换理论 | 第17-20页 |
2.4 本章小结 | 第20-21页 |
第3章 多速率信号处理方法与仿真 | 第21-47页 |
3.1 多速率信号处理理论 | 第21-24页 |
3.2 CIC滤波器模块 | 第24-31页 |
3.2.1 CIC滤波器原理 | 第24-28页 |
3.2.2 CIC滤波器的FPGA仿真 | 第28-31页 |
3.3 HB滤波器模块 | 第31-40页 |
3.3.1 HB滤波器原理 | 第31-35页 |
3.3.2 HB滤波器的FPGA仿真 | 第35-40页 |
3.4 FIR滤波器模块 | 第40-46页 |
3.4.1 FIR滤波器原理 | 第40-41页 |
3.4.2 FIR滤波器设计方法 | 第41-44页 |
3.4.3 FIR滤波器的FPGA仿真 | 第44-46页 |
3.5 本章小结 | 第46-47页 |
第4章 FPGA部分的系统设计与实现 | 第47-69页 |
4.1 系统设计方案 | 第47-49页 |
4.2 LFM信号激励仿真测试 | 第49-54页 |
4.3 复合信号激励仿真测试 | 第54-59页 |
4.4 系统硬件配置 | 第59-63页 |
4.4.1 FPGA板卡基本信息 | 第59-61页 |
4.4.2 板卡开发与工作模式选取 | 第61-63页 |
4.5 系统实现与测试 | 第63-68页 |
4.5.1 系统硬件实现 | 第63-65页 |
4.5.2 系统测试与分析 | 第65-68页 |
4.6 本章小结 | 第68-69页 |
第5章 频监信号处理方法与实现 | 第69-87页 |
5.1 频监信号处理概述 | 第69-70页 |
5.2 频监信道时序设计 | 第70-72页 |
5.3 频监信道抗冲击算法与实现 | 第72-77页 |
5.3.1 冲击干扰对频监系统的影响 | 第72页 |
5.3.2 抗冲击干扰算法 | 第72-75页 |
5.3.3 实测数据分析 | 第75-77页 |
5.4 频谱预测算法与实现 | 第77-82页 |
5.4.1 频谱预测算法 | 第77-79页 |
5.4.2 实测数据分析 | 第79-82页 |
5.5 滑窗选频算法与实现 | 第82-86页 |
5.5.1 滑窗原理与选频元素 | 第82-84页 |
5.5.2 滑窗的选取与分析 | 第84-86页 |
5.6 本章小结 | 第86-87页 |
结论 | 第87-89页 |
参考文献 | 第89-93页 |
攻读硕士学位期间发表的论文及其它成果 | 第93-95页 |
致谢 | 第95页 |