摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-14页 |
1.1 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-12页 |
1.3 课题研究的意义和主要研究内容 | 第12-14页 |
2 硬件木马概述 | 第14-23页 |
2.1 硬件木马的分类 | 第14-20页 |
2.2 硬件木马的嵌入阶段 | 第20-23页 |
3 提高硬件木马活性的触发方案设计 | 第23-37页 |
3.1 硬件木马触发影响因素分析 | 第23-25页 |
3.1.1 硬件木马触发的概念 | 第23页 |
3.1.2 硬件木马触发模型分析 | 第23-24页 |
3.1.3 硬件木马触发难点分析 | 第24-25页 |
3.2 基于扫描链的测试向量输入方案设计 | 第25-30页 |
3.2.1 扫描链简介 | 第26-28页 |
3.2.2 基于扫描链的测试向量输入方案 | 第28-30页 |
3.3 提高硬件木马活性的测试向量生成方案设计 | 第30-35页 |
3.3.1 N-detect ATPG技术简介 | 第31-33页 |
3.3.2 提高硬件木马活性的测试向量生成方案设计 | 第33-35页 |
3.4 提高硬件木马活性的触发方案设计 | 第35-37页 |
4 硬件木马检测方案设计 | 第37-43页 |
4.1 逻辑测试检测方案设计 | 第38-39页 |
4.1.1 逻辑测试法检测原理说明 | 第38页 |
4.1.2 逻辑测试检测模块设计 | 第38-39页 |
4.2 旁路分析检测方案设计 | 第39-43页 |
4.2.1 旁路分析法检测硬件木马原理说明 | 第39-41页 |
4.2.2 旁路分析法检测方案设计 | 第41-43页 |
5 硬件木马检测效果仿真验证 | 第43-54页 |
5.1 逻辑测试检测效果仿真验证 | 第43-49页 |
5.1.1 逻辑测试法检测硬件木马实验准备 | 第43-45页 |
5.1.2 逻辑测试法检测硬件木马实验结果 | 第45-49页 |
5.2 旁路分析检测效果仿真验证 | 第49-54页 |
5.2.1 旁路分析法检测硬件木马实验准备 | 第49-51页 |
5.2.2 旁路分析法检测硬件木马仿真结果 | 第51-54页 |
结论 | 第54-55页 |
参考文献 | 第55-58页 |
攻读硕士学位期间发表学术论文情况 | 第58-59页 |
致谢 | 第59-60页 |