首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

一种高带宽低噪声的ΣΔ小数频率合成器

表目录第1-7页
图目录第7-9页
摘要第9-10页
Abstract第10-11页
第一章 绪论第11-21页
 §1.1 课题背景和研究意义第11页
 §1.2 小数型频率合成器的基本原理第11-13页
 §1.3 小数型频率合成器的研究现状第13-18页
     ·DAC 估算方法第14页
     ·随机抖动法第14-15页
     ·相位补偿方法第15-17页
     ·相位内插法第17-18页
     ·ΣΔ调制方法第18页
 §1.4 本课题的主要研究内容第18-19页
 §1.5 论文组织结构第19-21页
第二章 ΣΔ调制技术对噪声的抑制第21-27页
 §2.1 ΣΔ噪声调制的原理第21-22页
 §2.2 全数字ΣΔ噪声调制器的原理第22-23页
 §2.3 高阶ΣΔ调制器的噪声性能第23-25页
 §2.4 本章小结第25-27页
第三章 ΣΔ合成器和 DAC 补偿合成器的噪声模型第27-39页
 §3.1 小数 N 分频合成器噪声建模第27-28页
 §3.2 小数 N 合成器模型分析第28-37页
     ·DAC 补偿的小数 N 分频合成器第28-35页
     ·ΣΔ小数 N 分频合成器第35-36页
     ·DAC 补偿的小数合成器和 MASH ΣΔDAC 之间的相似性第36-37页
 §3.3 本章小结第37-39页
第四章 ΣΔ与 DAC 的量化降噪技术第39-55页
 §4.1 PFD/DAC 方法第39-45页
     ·PFD/DAC 方法第41-43页
     ·PFD/DAC 合成器的模型第43-44页
     ·失配的问题第44-45页
 §4.2 PFD/DAC 合成器结构失配补偿的解决方案第45-54页
     ·使用噪声整形的 DAC 改进带内噪声第45-47页
     ·非理想电荷第47-48页
     ·PFD/DAC 单位元不匹配和补偿第48-49页
     ·PFD/DAC 内部时序不匹配和补偿第49-51页
     ·消除信号和误差信号之间的形状不匹配第51-54页
 §4.3 本章小结第54-55页
第五章 PFD/DAC 小数频率合成器的电路设计第55-67页
 §5.1 ΣΔ调制器设计第56-60页
     ·一阶调制器的设计第56-57页
     ·误差消除电路设计第57页
     ·高速累加器的设计第57-59页
     ·LFSR 加抖的全数字三阶调制器第59-60页
 §5.2 PFD/DAC 结构的设计第60-65页
     ·高带宽、低噪声的 PFD/DAC 合成器设计第60-61页
     ·减小 PFD/DAC 结构不匹配的电路设计第61-63页
     ·误差信号和消除信号的失配补偿第63-65页
 §5.3 频率合成器的整体结构第65页
 §5.4 本章小结第65-67页
第六章 结论第67-72页
 §6.1 系统整体性能评估第67-71页
     ·运放失配补偿与验证第67页
     ·加 LFSR 抖动的三阶调制器验证第67-68页
     ·运放对相位噪声的改善验证第68-69页
     ·PFD/DAC 合成器与二阶ΣΔ合成器的比较第69页
     ·PFD/DAC 合成器噪声仿真第69-71页
 §6.2 本文主要的工作第71页
 §6.3 结论和后续工作第71-72页
致谢第72-73页
参考文献第73-76页
作者硕士期间发表的论文第76页

论文共76页,点击 下载论文
上一篇:一款基于130纳米体硅工艺的抗辐照锁相环的设计和实现
下一篇:流水线功能部件的DFD/DFT设计与实现