首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--无线电中继通信、微波通信论文

基于DSP6455的短波宽带高速数传平台设计与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·短波通信发展概述第7页
   ·短波高速数传平台介绍第7-8页
   ·RapidIO 互连技术第8-10页
   ·主要内容和章节安排第10-11页
第二章 短波高速数传硬件平台第11-25页
   ·数传平台硬件系统第11-13页
     ·电源设计第11-12页
     ·时钟设计第12-13页
     ·JTAG 仿真电路第13页
   ·音频信号处理模块第13-20页
     ·音频信号处理模块设计第13-17页
     ·数传平台音频外设检测第17-20页
   ·数传平台串口通信第20-22页
   ·外部 RAM 电路设计和使用第22-25页
     ·DDR2 电路设计和配置第22-23页
     ·程序在 DDR2 的存放和执行第23-25页
第三章 RapidIO 技术研究第25-37页
   ·RapidIO 概览第25-26页
   ·RapidIO 物理层的协议分析第26-29页
     ·RapidIO 串行物理层数据包格式第26页
     ·数据包保护和 CRC 校验第26-27页
     ·控制符号第27-28页
     ·PCS 和 PMA 子层第28-29页
   ·RapidIO 传输层的协议分析第29-31页
   ·RapidIO 逻辑层协议分析第31-37页
     ·I/O 事务协议第31-33页
     ·I/O 协议常见操作第33页
     ·消息传递协议第33-37页
第四章 数传平台上 RapidIO 方案的具体实现第37-61页
   ·RapidIO 在 DSP6455 上的配置第37-40页
   ·RapidIO 在 FPGA 上的整体设计第40页
   ·串行收发器基本电路设计和验证第40-55页
     ·CRC 循环冗余校验模块设计与验证第40-44页
     ·8B/10B 编解码模块设计与验证第44-47页
     ·串/并转换电路设计与验证第47-48页
     ·时钟数据恢复电路设计与验证第48-50页
     ·通道边界对齐电路设计与验证第50-52页
     ·缓冲 buffer 设计和验证第52-55页
   ·平台互连测试第55-61页
     ·基于 DSP6455 和 FPGA 的 RapidIO 测试平台第55-56页
     ·串行 RapidIO 的理论传输性能计算第56页
     ·串行 RapidIO 传输性能测试分析第56-61页
总结第61-63页
致谢第63-65页
参考文献第65-67页

论文共67页,点击 下载论文
上一篇:信道测量数据离线处理系统研究
下一篇:基于频谱感知的轮询网络接入技术研究