摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·短波通信发展概述 | 第7页 |
·短波高速数传平台介绍 | 第7-8页 |
·RapidIO 互连技术 | 第8-10页 |
·主要内容和章节安排 | 第10-11页 |
第二章 短波高速数传硬件平台 | 第11-25页 |
·数传平台硬件系统 | 第11-13页 |
·电源设计 | 第11-12页 |
·时钟设计 | 第12-13页 |
·JTAG 仿真电路 | 第13页 |
·音频信号处理模块 | 第13-20页 |
·音频信号处理模块设计 | 第13-17页 |
·数传平台音频外设检测 | 第17-20页 |
·数传平台串口通信 | 第20-22页 |
·外部 RAM 电路设计和使用 | 第22-25页 |
·DDR2 电路设计和配置 | 第22-23页 |
·程序在 DDR2 的存放和执行 | 第23-25页 |
第三章 RapidIO 技术研究 | 第25-37页 |
·RapidIO 概览 | 第25-26页 |
·RapidIO 物理层的协议分析 | 第26-29页 |
·RapidIO 串行物理层数据包格式 | 第26页 |
·数据包保护和 CRC 校验 | 第26-27页 |
·控制符号 | 第27-28页 |
·PCS 和 PMA 子层 | 第28-29页 |
·RapidIO 传输层的协议分析 | 第29-31页 |
·RapidIO 逻辑层协议分析 | 第31-37页 |
·I/O 事务协议 | 第31-33页 |
·I/O 协议常见操作 | 第33页 |
·消息传递协议 | 第33-37页 |
第四章 数传平台上 RapidIO 方案的具体实现 | 第37-61页 |
·RapidIO 在 DSP6455 上的配置 | 第37-40页 |
·RapidIO 在 FPGA 上的整体设计 | 第40页 |
·串行收发器基本电路设计和验证 | 第40-55页 |
·CRC 循环冗余校验模块设计与验证 | 第40-44页 |
·8B/10B 编解码模块设计与验证 | 第44-47页 |
·串/并转换电路设计与验证 | 第47-48页 |
·时钟数据恢复电路设计与验证 | 第48-50页 |
·通道边界对齐电路设计与验证 | 第50-52页 |
·缓冲 buffer 设计和验证 | 第52-55页 |
·平台互连测试 | 第55-61页 |
·基于 DSP6455 和 FPGA 的 RapidIO 测试平台 | 第55-56页 |
·串行 RapidIO 的理论传输性能计算 | 第56页 |
·串行 RapidIO 传输性能测试分析 | 第56-61页 |
总结 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |