摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-13页 |
·3G 误码仪研究背景及国内外概况 | 第8-12页 |
·本文所做的工作 | 第12-13页 |
2 3G 网络设备性能测试及伪随机码特性 | 第13-27页 |
·误码的定义 | 第13-14页 |
·测试仪器设计所遇到的新情况 | 第14-19页 |
·信号码型的选择 | 第19-26页 |
·本章小结 | 第26-27页 |
3 误码仪发射端的设计与仿真 | 第27-40页 |
·误码仪指标 | 第27-28页 |
·信号源码型的选择 | 第28-30页 |
·伪随机码发生器的设计与仿真 | 第30-33页 |
·8B/10B 编码模块 | 第33-36页 |
·同步字符的插入 | 第36-37页 |
·并串转换模块 | 第37-39页 |
·本章小结 | 第39-40页 |
4 误码仪接收端的研究 | 第40-59页 |
·误码仪接收端的架构 | 第40-42页 |
·时钟恢复电路(Clock and Data Recovery) | 第42-45页 |
·同步字符的检测 | 第45-49页 |
·1:10 串并转换及8B10B 解码 | 第49-51页 |
·误码计算方法的初步探讨 | 第51-57页 |
·本章小结 | 第57-59页 |
5 误码仪的硬件设计 | 第59-65页 |
·器件选型 | 第59-62页 |
·单片机接口设计及与CPRI 接口的通信设计 | 第62-64页 |
·本章小结 | 第64-65页 |
6 总结和展望 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |