| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景和意义 | 第7-8页 |
| ·国内外研究现状 | 第8-9页 |
| ·论文内容安排 | 第9-11页 |
| 第二章 弹载雷达信号处理系统架构 | 第11-19页 |
| ·弹载雷达信号处理 SOC 芯片系统架构 | 第11-12页 |
| ·弹载雷达信号处理 FPGA 验证方法 | 第12-13页 |
| ·弹载雷达信号处理 FPGA 验证技术 | 第13-16页 |
| ·乒乓操作 | 第13-14页 |
| ·多时钟域数据同步操作 | 第14-15页 |
| ·流水线处理 | 第15-16页 |
| ·测试系统的建立 | 第16-18页 |
| ·测试信号的产生 | 第16-18页 |
| ·FPGA 验证参数 | 第18页 |
| ·本章小节 | 第18-19页 |
| 第三章 弹载雷达信号处理算法的 FPGA 验证 | 第19-43页 |
| ·脉冲压缩 | 第19-26页 |
| ·脉冲压缩的原理 | 第19-20页 |
| ·脉冲压缩的基本方法 | 第20-21页 |
| ·频域脉压算法的 FPGA 验证 | 第21-26页 |
| ·动目标检测 | 第26-33页 |
| ·MTD 的原理 | 第26-29页 |
| ·MTD 算法的 FPGA 验证 | 第29-33页 |
| ·恒虚警 | 第33-40页 |
| ·恒虚警的原理 | 第33-34页 |
| ·瑞利杂波环境中恒虚警处理电路 | 第34-37页 |
| ·恒虚警算法的 FPGA 验证 | 第37-40页 |
| ·弹载雷达信号处理算法的性能 | 第40-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 基于 SOC 的弹载雷达信号处理可重构电路的设计 | 第43-51页 |
| ·电路可重构的原理 | 第43-44页 |
| ·弹载雷达信号处理系统可重构电路的设计 | 第44-48页 |
| ·系统可重构的 FPGA 验证 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第五章 系统加固设计 | 第51-63页 |
| ·空间辐射来源及影响 | 第51-53页 |
| ·空间辐射来源 | 第51-52页 |
| ·辐射效应 | 第52-53页 |
| ·集成电路的加固方法 | 第53-55页 |
| ·元件级抗辐射加固 | 第53-54页 |
| ·电路级抗辐射加固 | 第54-55页 |
| ·系统级抗辐射加固 | 第55页 |
| ·电路加固设计的 FPGA 实现 | 第55-62页 |
| ·检错与纠错电路设计 | 第56-59页 |
| ·三模冗余法 | 第59-62页 |
| ·本章小结 | 第62-63页 |
| 结束语 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 硕士期间研究成果 | 第70-71页 |