摘要 | 第1-6页 |
Abstract | 第6-9页 |
1 绪论 | 第9-12页 |
·课题的研究内容 | 第9-10页 |
·课题的背景 | 第9-10页 |
·立题的意义 | 第10页 |
·国内外课题现状 | 第10页 |
·章节介绍 | 第10-12页 |
2 设计要求及背景知识 | 第12-22页 |
·SCSI总线 | 第12-13页 |
·DSP及SHARC系列芯片介绍 | 第13-22页 |
·SHARC Series内部结构 | 第14-15页 |
·SHARC Series的LINK口 | 第15页 |
·LINK口的构成 | 第15-16页 |
·SHARC Series的串口 | 第16页 |
·SHARC Series的引导模式 | 第16页 |
·EPROM引导模式 | 第16-19页 |
·JTAG接口 | 第19页 |
·SHARC Series的多处理器系统 | 第19-22页 |
3 硬件总体设计 | 第22-36页 |
·硬件总体结构设计 | 第22页 |
·设计方案 | 第22-23页 |
·硬件设计的主要工作及主要芯片功能 | 第23-25页 |
·ADSP21062的功能描述 | 第24页 |
·LSI53C770及SRAM的功能描述 | 第24页 |
·XC95144的功能描述 | 第24页 |
·CY7C924器件 | 第24-25页 |
·CPLD及逻辑设计 | 第25-27页 |
·XC9500 SeriesCPLD器件简介 | 第25-27页 |
·XC9500 5V系列CPLD器件系列具有如下特点 | 第27-31页 |
·CPLD的电路设计 | 第28-30页 |
·CPLD的逻辑设计 | 第30-31页 |
·SST29VF02O器件及接口电路 | 第31页 |
·Flash | 第31-33页 |
·CY7C924器件及编码模式 | 第33-35页 |
·结构原理及功能 | 第33页 |
·连接关系及逻辑 | 第33-34页 |
·8B/1OB编码模式 | 第34-35页 |
·本章小结 | 第35-36页 |
4 系统软件设计 | 第36-43页 |
·ADSP 21062软件设计 | 第36-41页 |
·SHARC指令系统及软件开发过程 | 第36-38页 |
·ADSP 21062数据传输程序设计 | 第38-41页 |
·整机代码软件流程图 | 第41-42页 |
·本章小结 | 第42-43页 |
5 系统调试测试 | 第43-52页 |
·系统硬件设计实现与调试 | 第43-46页 |
·两块主要板卡的硬件实现 | 第43-45页 |
·数据编解码传输板上电调试步骤 | 第45页 |
·数据记录板上电调试步骤 | 第45-46页 |
·整机联调步骤 | 第46页 |
·主要代码示意 | 第46-51页 |
·单板环回 | 第46-47页 |
·硬盘记录 | 第47-48页 |
·硬盘回放 | 第48页 |
·硬盘格式化 | 第48-49页 |
·读硬盘文件信息 | 第49-51页 |
·调试小结 | 第51-52页 |
结论 | 第52-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-56页 |