| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-16页 |
| ·FPGA(Field Programmable Gate Array)简介 | 第7-13页 |
| ·FPGA的发展概要 | 第7页 |
| ·ACEX EP1K50 简介 | 第7-13页 |
| ·红外图像预处理系统介绍 | 第13-14页 |
| ·本课题完成的主要任务 | 第14-16页 |
| 第二章 FPGA系统设计 | 第16-22页 |
| ·FPGA系统电路设计 | 第16-19页 |
| ·FPGA的供电电源设计 | 第16-17页 |
| ·ACEX EP1K50 的配置电路设计 | 第17-19页 |
| ·FPGA程序总体设计 | 第19-21页 |
| ·开发平台简介 | 第19页 |
| ·程序开发的基本步骤 | 第19页 |
| ·FPGA程序的总体设计 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 红外焦平面器件的配置 | 第22-31页 |
| ·红外焦平面配置信号的规范定义 | 第22-23页 |
| ·FPA配置信号的程序设计 | 第23-30页 |
| ·FPA_interface模块设计 | 第23-28页 |
| ·INT_BLK模块设计 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第四章 输入FIFO信号模块及使能信号模块设计 | 第31-36页 |
| ·FIFOin_signal模块设计 | 第31-34页 |
| ·Aclk信号的设计 | 第32-33页 |
| ·PRS12 信号的设计 | 第33-34页 |
| ·WCLK12 和WEN12 信号的设计 | 第34页 |
| ·clk374_bufferoe_trd模块设计 | 第34-35页 |
| ·clk374 信号的设计 | 第35页 |
| ·bufferoe信号的设计 | 第35页 |
| ·trd信号的设计 | 第35页 |
| ·本章小结 | 第35-36页 |
| 第五章 TV_signal模块的设计 | 第36-43页 |
| ·TV_signal模块设计任务概述 | 第36-37页 |
| ·SYNC和BLANK信号的设计 | 第37-41页 |
| ·pix模块的设计 | 第37-38页 |
| ·vcnt模块的设计 | 第38-39页 |
| ·sync_gene 模块的设计 | 第39页 |
| ·blank_gene模块的设计 | 第39-41页 |
| ·RCLK4 信号的设计 | 第41页 |
| ·PRS4 信号的设计 | 第41-42页 |
| ·SCLOCK信号的设计 | 第42页 |
| ·本章小结 | 第42-43页 |
| 第六章digital_port模块的设计 | 第43-50页 |
| ·digital_port模块设计任务概述 | 第43-44页 |
| ·REN3_M信号的设计 | 第44-45页 |
| ·Dframe信号和PRS3 信号的设计 | 第45-46页 |
| ·Dframe信号的设计 | 第45-46页 |
| ·PRS3 信号的设计 | 第46页 |
| ·Dline信号的设计 | 第46-47页 |
| ·Rclk3 和Dclk信号的设计 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第七章 fifout_fifoint模块的设计 | 第50-57页 |
| ·fifo_int信号的设计 | 第50-52页 |
| ·a_aclk信号的设计 | 第51页 |
| ·fifo_int信号的设计 | 第51-52页 |
| ·fifout信号的设计 | 第52-54页 |
| ·int_ref信号的设计 | 第54-55页 |
| ·选择中断模块的设计 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第八章 结束语 | 第57-59页 |
| 参考文献 | 第59-62页 |
| 发表论文和科研情况说明 | 第62-63页 |
| 发表的论文: | 第62页 |
| 参与的科研项目: | 第62-63页 |
| 致谢 | 第63页 |