基于有理数分频频率合成器的CPLD设计方法
| 中文摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 1 引言 | 第12-13页 |
| 2 频率合成和分频技术 | 第13-17页 |
| ·频率合成技术的发展 | 第13-14页 |
| ·一般分频技术的框架结构和工作原理 | 第14-15页 |
| ·频率合成器的分类 | 第15-17页 |
| 3 分频技术实现的理论基础 | 第17-30页 |
| ·程序分频器及其技术指标 | 第17-18页 |
| ·关于时钟设计的讨论 | 第18-27页 |
| ·任意整数分频技术 | 第27-28页 |
| ·有理数分频(小数分频) | 第28-30页 |
| 4 分频电路的设计 | 第30-45页 |
| ·硬件电路 | 第30-39页 |
| ·系统设计 | 第39-40页 |
| ·工作原理 | 第40-43页 |
| ·单片机控制软件设计 | 第43-45页 |
| 5 分频算法和RTL综合图 | 第45-51页 |
| ·VHDL语言设计流程 | 第45-47页 |
| ·分频算法的设计 | 第47-49页 |
| ·RTL综合图 | 第49-51页 |
| 6 测试与结果 | 第51-62页 |
| ·低频器件信号16位数据宽度的分频结果分析 | 第51-53页 |
| ·低频器件信号32位数据宽度的分频结果分析 | 第53-55页 |
| ·高频器件信号16位数据宽度的分频结果分析 | 第55-57页 |
| ·高频器件信号32位数据宽度的分频结果分析 | 第57-60页 |
| ·设计调试分析和体会 | 第60-62页 |
| 结论 | 第62-64页 |
| 附录 | 第64-81页 |
| 参考文献 | 第81-83页 |
| 致谢 | 第83-84页 |
| 攻读学位期间发表的学术论文目录 | 第84-85页 |
| 学位论文评阅及答辩情况表 | 第85页 |