基于DSP和DDS的信号发生器硬件设计及可靠性研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-14页 |
·课题来源及意义 | 第9页 |
·信号发生器原理简述 | 第9-11页 |
·直接数字频率合成研究现状 | 第11-12页 |
·国内外研究现状 | 第11页 |
·DDS技术的应用 | 第11-12页 |
·本课题研究内容和研究体系 | 第12-14页 |
·本文主要研究内容 | 第12-13页 |
·本文的研究体系 | 第13-14页 |
第2章 系统设计可行性分析 | 第14-21页 |
·直接数字频率合成基本理论 | 第14-17页 |
·信号发生器设计方案选择 | 第17-20页 |
·FPGA加高速DAC方案 | 第17页 |
·微控制器加DDS芯片方案 | 第17-18页 |
·SOPC方案 | 第18-19页 |
·系统方案的确定 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 系统硬件总体设计方案 | 第21-35页 |
·总体设计方案 | 第21-23页 |
·硬件设计及实现 | 第23-34页 |
·DDS AD9854芯片 | 第23页 |
·电路设计 | 第23-34页 |
·本章小结 | 第34-35页 |
第4章 信号完整性设计 | 第35-43页 |
·信号完整性简述 | 第35页 |
·PCB具体设计 | 第35-42页 |
·PCB叠层设计 | 第35-36页 |
·PCB元器件布局 | 第36-38页 |
·PCB布线 | 第38页 |
·电源设计分析 | 第38-39页 |
·PCB接地设计分析 | 第39-40页 |
·硬件抗干扰设计分析 | 第40-41页 |
·电磁兼容性设计分析 | 第41-42页 |
·本章小结 | 第42-43页 |
第5章 系统可靠性设计 | 第43-51页 |
·传输线概述 | 第43页 |
·信号反射分析 | 第43-47页 |
·信号反射 | 第43-44页 |
·信号反射仿真分析 | 第44-47页 |
·信号串扰分析 | 第47-50页 |
·信号串扰 | 第47-48页 |
·信号串扰仿真分析 | 第48-50页 |
·本章小结 | 第50-51页 |
第6章 调试结果及分析 | 第51-58页 |
·开发板实物图 | 第51页 |
·电路板调试 | 第51-52页 |
·系统测试 | 第52-55页 |
·性能分析 | 第55-57页 |
·本章小结 | 第57-58页 |
第7章 总结与展望 | 第58-61页 |
·总结 | 第58-59页 |
·展望 | 第59-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |