摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-16页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外研究现状及当前问题 | 第12-13页 |
1.3 课题研究内容 | 第13-14页 |
1.4 论文结构安排 | 第14-16页 |
第二章 电磁波测井仪的基本理论和电路总体方案设计 | 第16-23页 |
2.1 基本理论 | 第16-18页 |
2.1.1 电磁波测井的理论基础 | 第16-17页 |
2.1.2 电磁波测井仪器测量方式 | 第17-18页 |
2.2 功能指标 | 第18-19页 |
2.3 电路方案设计与论证 | 第19-22页 |
2.3.1 仪器整体电路结构 | 第19-20页 |
2.3.2 电路结构的设计与论证 | 第20-21页 |
2.3.3 信号检波算法设计与论证 | 第21页 |
2.3.4 电路总体结构框图 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第三章 电磁波接收电路硬件设计 | 第23-45页 |
3.1 低噪声放大电路设计 | 第23-26页 |
3.1.1 器件选型与电路设计 | 第23-25页 |
3.1.2 电路噪声性能分析 | 第25-26页 |
3.2 带通滤波电路设计 | 第26-30页 |
3.2.1 滤波器电路结构设计 | 第27-29页 |
3.2.2 滤波器性能分析 | 第29-30页 |
3.3 可控增益放大电路设计 | 第30-36页 |
3.3.1 可控增益放大电路结构 | 第30-32页 |
3.3.2 电路设计与仿真 | 第32-36页 |
3.4 ADC采样电路设计 | 第36-39页 |
3.4.1 抗混叠滤波 | 第36-37页 |
3.4.2 ADC驱动与采样 | 第37-39页 |
3.5 主控单元电路设计 | 第39-41页 |
3.6 其他电路设计 | 第41-44页 |
3.6.1 电源电路 | 第41页 |
3.6.2 电路PCB设计 | 第41-44页 |
3.7 本章小结 | 第44-45页 |
第四章 基于FPGA的DPSD算法设计 | 第45-54页 |
4.1 DPSD算法原理分析与仿真 | 第45-50页 |
4.1.1 相敏检波原理 | 第45-47页 |
4.1.2 数字相敏检波算法原理 | 第47-48页 |
4.1.3 DPSD算法仿真分析 | 第48-50页 |
4.2 基于FPGA的DPSD改进实现方式 | 第50-53页 |
4.2.1 基于乘法器、累加器的DPSD算法实现 | 第50-51页 |
4.2.2 改进的串行乘累加算法 | 第51-53页 |
4.3 算法实现结果 | 第53页 |
4.4 本章小结 | 第53-54页 |
第五章 感应测井的基本理论和直耦自动对消方案设计与实现 | 第54-59页 |
5.1 感应测井直耦对消基本原理及研究现状 | 第54-55页 |
5.2 直耦自动对消方法设计 | 第55-58页 |
5.2.1 多抽头接收线圈设计 | 第56-57页 |
5.2.2 测量与控制电路结构设计 | 第57-58页 |
5.3 本章小结 | 第58-59页 |
第六章 系统调试及实验结果分析 | 第59-68页 |
6.1 电磁波接收电路硬件测试 | 第59-63页 |
6.1.1 电路静态参数测试 | 第59-60页 |
6.1.2 电路动态行为及功能测试 | 第60-63页 |
6.2 接收电路测量精度测试 | 第63-65页 |
6.3 接收电路测试结果分析 | 第65页 |
6.4 感应接收线圈直耦自动对消测试 | 第65-67页 |
6.5 本章小结 | 第67-68页 |
第七章 结束语 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间取得的研究成果 | 第73-74页 |