三分量感应测井测量控制电路的研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-16页 |
1.1 课题研究背景及意义 | 第10-11页 |
1.2 国内外研究现状及面临的问题 | 第11-13页 |
1.3 课题研究内容 | 第13页 |
1.4 论文结构安排 | 第13-16页 |
第二章 三分量感应测井基本原理与电路系统框架 | 第16-28页 |
2.1 三分量感应测井的基本原理 | 第16-19页 |
2.2 三分量感应测井仪的电路系统框架 | 第19-22页 |
2.2.1 电路系统框架 | 第19-21页 |
2.2.2 电路系统的控制时序 | 第21-22页 |
2.3 测量控制电路的功能以及具体指标 | 第22-26页 |
2.3.1 测控电路的总体框图 | 第22-23页 |
2.3.2 测控电路方案与核心器件 | 第23-26页 |
2.4 本章小结 | 第26-28页 |
第三章 测控硬件电路的具体实现 | 第28-37页 |
3.1 模拟电路单元 | 第28-32页 |
3.1.1 差分接收电路 | 第28-29页 |
3.1.2 数模转换电路以及时序控制 | 第29-30页 |
3.1.3 电压与温度监测电路 | 第30-31页 |
3.1.4 电源电路 | 第31-32页 |
3.2 数字电路单元 | 第32-36页 |
3.2.1 A3P250型号芯片以及最小系统 | 第32-33页 |
3.2.2 TMS320F2812特点与最小系统 | 第33-34页 |
3.2.3 DSP与FPGA通讯接.设计 | 第34-36页 |
3.2.4 板间通讯接.设计 | 第36页 |
3.3 本章小结 | 第36-37页 |
第四章 软件开发与功能实现 | 第37-60页 |
4.1 控制功能的软件实现 | 第37-39页 |
4.1.1 系统初始化设计 | 第37-38页 |
4.1.2 控制单元初始化 | 第38-39页 |
4.2 数字算法的软件实现 | 第39-56页 |
4.2.1 FFT算法的软件实现 | 第40-44页 |
4.2.2 QR分解算法的FPGA实现 | 第44-48页 |
4.2.3 相敏检波算法的原理 | 第48-50页 |
4.2.4 DPSD的具体实现 | 第50-53页 |
4.2.5 DPSD的相位测量 | 第53-56页 |
4.3 测量控制电路的程序框图 | 第56-59页 |
4.4 本章小结 | 第59-60页 |
第五章 测控电路单板调试和系统联调 | 第60-74页 |
5.1 硬件电路调试 | 第60-62页 |
5.2 测控电路的功能实现 | 第62-66页 |
5.2.1 采集功能的实现 | 第62-64页 |
5.2.2 测控电路监测功能的实现 | 第64-66页 |
5.2.3 测控电路采集通道一致性考察 | 第66页 |
5.3 三分量测井电路的系统联调 | 第66-68页 |
5.3.1 测控电路对功放板的恒流调控 | 第67-68页 |
5.3.2 测控电路对接收放大板的自动增益调节 | 第68页 |
5.4 三分量感应测井仪器的系统联调 | 第68-70页 |
5.5 测量结果分析与高温性能考察 | 第70-73页 |
5.6 本章小结 | 第73-74页 |
第六章 结束语 | 第74-76页 |
6.1 本文工作总结 | 第74-75页 |
6.2 展望 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-80页 |
攻读硕士期间取得的研究成果 | 第80-81页 |