目录 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-8页 |
英文缩写说明 | 第8-10页 |
第一章 绪论 | 第10-13页 |
·研究背景 | 第10-11页 |
·论文的主要内容和研究意义 | 第11-12页 |
·论文结构 | 第12-13页 |
第二章 DVB-S2系统调制解调方案 | 第13-20页 |
·DVB-S2调制系统规范 | 第13-14页 |
·DVB-S2信道主要非理想因素 | 第14-15页 |
·DVB-S2解调系统 | 第15-19页 |
·小结 | 第19-20页 |
第三章 DVB-S2解调器帧同步算法及其VLSI结构 | 第20-30页 |
·帧同步信号模型 | 第20-21页 |
·帧同步概述 | 第20页 |
·DVB-S2系统帧结构 | 第20-21页 |
·已有帧同步方法综述 | 第21-23页 |
·高性能高可靠性帧同步算法 | 第23-25页 |
·基于导频符号相关辅助的帧同步 | 第23-24页 |
·双峰值检测判决帧同步 | 第24-25页 |
·算法仿真及分析 | 第25-27页 |
·帧同步VLSI实现 | 第27-29页 |
·帧同步VLSI结构 | 第27-28页 |
·具体硬件实施步骤 | 第28-29页 |
·小结 | 第29-30页 |
第四章 DVB-S2解调器载波同步算法及其VLSI结构 | 第30-39页 |
·载波粗频偏恢复 | 第30-31页 |
·联合载波残余频偏估计与相位恢复 | 第31-38页 |
·有导频模式下的载波残余频偏估计与相位恢复 | 第31-32页 |
·无导频模式下高性能低复杂度载波恢复 | 第32-36页 |
·无导频模式的载波相位模糊纠正 | 第36-37页 |
·联合载波频偏估计与相位恢复性能 | 第37-38页 |
·小结 | 第38-39页 |
第五章 DVB-S2解调器数字自动增益控制及均衡算法及其VLSI结构 | 第39-52页 |
·已有DAGC算法及分析 | 第39-40页 |
·优化的DAGC算法及实现结构 | 第40-42页 |
·DAGC算法性能及实现结果比较 | 第42-45页 |
·均衡 | 第45-51页 |
·均衡算法及分析 | 第45-46页 |
·改进的适应于DVB-S2的自适应均衡器性能仿真及分析 | 第46-48页 |
·自适应均衡器VLSI设计 | 第48-51页 |
·小结 | 第51-52页 |
第六章 低复杂度软解映射与解交织 | 第52-64页 |
·软解映射原理 | 第52-53页 |
·低复杂度软解映射算法及其VLSI结构 | 第53-60页 |
·解交织器的设计 | 第60-63页 |
·交织与解交织概述 | 第60页 |
·解交织器的直接实现 | 第60-63页 |
·小结 | 第63-64页 |
第七章 DVB-S2解调器的整体性能仿真及FPGA验证与测试 | 第64-74页 |
·DVB-S2解调系统功能规范要求与整体验证方案 | 第64-65页 |
·系统功能规范要求 | 第64页 |
·解调器实现软硬件划分 | 第64-65页 |
·系统软硬件仿真及验证过程 | 第65页 |
·DVB-S2解调器数据流程和整体架构 | 第65-69页 |
·DVB-S2解调器数据流程 | 第65-67页 |
·DVB-S2解调器整体架构 | 第67-69页 |
·DVB-S2解调器的性能仿真 | 第69-70页 |
·DVB-S2解调器的FPGA功能验证和性能测试 | 第70-73页 |
·FPGA验证测试平台 | 第70-71页 |
·FPGA功能验证与测试及分析 | 第71-73页 |
·小结 | 第73-74页 |
第八章 总结与展望 | 第74-76页 |
·论文总结 | 第74-75页 |
·工作展望 | 第75-76页 |
参考文献 | 第76-79页 |
附录 | 第79-80页 |
硕士学习期间录用和发表的学术论文 | 第80-81页 |
致谢 | 第81-82页 |