LTE上行链路研究及其硬件实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
第一章 绪言 | 第8-16页 |
·课题的研究背景及意义 | 第8-9页 |
·LTE 项目计划和主要性能目标 | 第8页 |
·LTE 关键技术及进展情况 | 第8-9页 |
·FPGA 的应用 | 第9-14页 |
·FPGA 的基本原理与特点 | 第9-10页 |
·FPGA 的设计流程 | 第10-11页 |
·VHDL 语言 | 第11-12页 |
·FPGA 的应用前景 | 第12-13页 |
·系统开发硬件平台 | 第13-14页 |
·系统开发软件平台 | 第14页 |
·LTE 上行链路技术研究现状 | 第14-15页 |
·本文的主要工作内容 | 第15-16页 |
第二章 LTE 上行链路技术 | 第16-30页 |
·LTE 上行链路关键技术 | 第16-18页 |
·帧结构 | 第16页 |
·上行参考符号设计 | 第16-18页 |
·发射机结构 | 第18页 |
·OFDM 技术的基本原理 | 第18-22页 |
·OFDM 系统的调制与解调 | 第19-21页 |
·OFDM 系统框图 | 第21页 |
·OFDM 系统的优缺点 | 第21-22页 |
·DFT-SOFDM 系统 | 第22-26页 |
·DFT-SOFDM 技术原理 | 第22-23页 |
·DFT-SOFDM 发送模型 | 第23-24页 |
·信道模型 | 第24-25页 |
·接收模型 | 第25页 |
·DFT-S OFDM 系统关键技术 | 第25-26页 |
·TURBO 码的介绍 | 第26-28页 |
·Turbo 码的提出及意义 | 第26页 |
·Turbo 码的优缺点 | 第26页 |
·影响Turbo 码性能的因素 | 第26-27页 |
·Turbo 码的研究现状 | 第27-28页 |
·本章小结 | 第28-30页 |
第三章 FFT 算法及其FPGA 实现 | 第30-52页 |
·FFT 算法基本原理 | 第30-34页 |
·基2DIT-FFT 算法 | 第30-33页 |
·分裂基FFT 算法 | 第33-34页 |
·素因子算法 | 第34页 |
·Winograd 傅立叶变换算法(WFTA) | 第34页 |
·FFT 处理器的FPGA 实现 | 第34-49页 |
·FFT 处理器总体设计方案 | 第34-36页 |
·蝶形运算单元 | 第36-38页 |
·块浮点单元 | 第38-40页 |
·地址产生单元 | 第40-43页 |
·存储单元模块 | 第43-45页 |
·数据切换模块 | 第45-47页 |
·时序控制单元 | 第47页 |
·FFT 处理器总体模块 | 第47-49页 |
·本章小结 | 第49-52页 |
第四章 TURBO 编码器的FPGA 实现 | 第52-62页 |
·TURBO 码编码器设计 | 第52-56页 |
·Turbo 码编码器 | 第52-54页 |
·交织器的选择 | 第54-56页 |
·编码器的硬件实现 | 第56-61页 |
·伪随机序列发生器的实现 | 第56-57页 |
·RSC 编码器的实现 | 第57-58页 |
·交织器的实现 | 第58-60页 |
·Turbo 码编码器的整体实现 | 第60-61页 |
·本章小结 | 第61-62页 |
第五章 总结与展望 | 第62-64页 |
·工作总结及研究价值 | 第62页 |
·未来工作展望 | 第62-64页 |
参考文献 | 第64-68页 |
致谢 | 第68-69页 |