面向TTA架构处理器的编译器技术的研究与实现
中文摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-10页 |
1.1 课题背景 | 第7-8页 |
1.2 课题的研究内容 | 第8-9页 |
1.3 论文结构 | 第9-10页 |
第二章 TTA 架构及其编译器的研究 | 第10-23页 |
2.1 传输触发体系 | 第10-13页 |
2.1.1 TTA 架构的操作模式和连接方式 | 第10-11页 |
2.1.2 TTA 架构的指令格式 | 第11-12页 |
2.1.3 TTA 架构的特点 | 第12-13页 |
2.2 可配置可扩展处理器的相关编译器优化 | 第13-20页 |
2.2.1 基本块和控制流分析 | 第14-15页 |
2.2.2 数据流分析 | 第15-17页 |
2.2.3 指令调度和数据依赖分析 | 第17-19页 |
2.2.4 寄存器分配与指派 | 第19-20页 |
2.3 TTA 处理器的编译器框架 | 第20-23页 |
第三章 基于全局寄存器分配的优化算法 | 第23-36页 |
3.1 相关工作 | 第23页 |
3.2 线性扫描算法 | 第23-27页 |
3.2.1 模型定义 | 第24页 |
3.2.2 算法描述 | 第24-25页 |
3.2.3 算法改进与实现 | 第25-27页 |
3.3 算法优化 | 第27-35页 |
3.3.1 溢出阶段的软件旁路 | 第27-28页 |
3.3.2 生命周期洞的利用 | 第28-32页 |
3.3.3 二次机会分配 | 第32-34页 |
3.3.4 变量生命周期分裂 | 第34-35页 |
3.4 本章小结 | 第35-36页 |
第四章 寄存器分配与指令调度的合作优化算法 | 第36-47页 |
4.1 分析阶段排序的问题 | 第36-38页 |
4.2 相关工作 | 第38-39页 |
4.3 阶段排序对变量生命区间图的影响 | 第39-41页 |
4.4 合作算法描述 | 第41-42页 |
4.5 示例说明 | 第42-46页 |
4.6 本章小结 | 第46-47页 |
第五章 实验结果及分析 | 第47-53页 |
5.1 线性扫描算法的实验结果 | 第47-48页 |
5.2 对线性扫描算法优化后的实验结果 | 第48-51页 |
5.3 寄存器分配和指令调度的合作的实验结果 | 第51-52页 |
5.4 本章小结 | 第52-53页 |
第六章 总结与展望 | 第53-55页 |
参考文献 | 第55-59页 |
发表论文和科研情况说明 | 第59-60页 |
致谢 | 第60页 |