首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信保密与通信安全论文--密码的加密与解密论文

Feistel结构加解密算法的高效硬件实现方案研究

上海交通大学学位论文答辩决议书第3-4页
摘要第4-5页
ABSTRACT第5页
第一章 绪论第12-21页
    1.1 研究背景第12-15页
        1.1.1 密码学基本概念第12页
        1.1.2 密码学发展历程与分类第12-14页
        1.1.3 Feistel 结构的分组加密算法第14页
        1.1.4 Feistel 结构的加解密算法应用场合第14-15页
    1.2 研究意义第15页
    1.3 国内外研究现状第15-20页
        1.3.1 硬件实现架构第15-17页
        1.3.2 硬件实现架构第17-20页
    1.4 论文结构安排第20-21页
第二章 FEISTEL 结构类加解密算法介绍第21-42页
    2.1 Feistel 结构简介第21-23页
    2.2 MISTY1 算法介绍第23-32页
        2.2.1 MISTY1 算法简介第23-24页
        2.2.2 MISTY1 算法应用背景第24-25页
        2.2.3 MISTY1 算法描述第25-32页
    2.3 DES 算法介绍第32-41页
        2.3.1 DES 算法简介第32页
        2.3.2 DES 算法应用背景第32页
        2.3.3 DES 算法描述第32-41页
    2.4 MISTY1 与 DES 的 Feistel 结构共性第41-42页
第三章 利用 FEISTEL 结构特性的 MISTY1 算法硬件实现第42-64页
    3.1 MISTY1 算法黄金模型第42页
    3.2 利用 Feistel 结构特性的 MISTY1 算法硬件实现第42-62页
        3.2.1 一周期实现方案第43-48页
        3.2.2 四周期实现方案第48-50页
        3.2.3 八周期实现方案第50-54页
        3.2.4 二十九周期实现方案第54-57页
        3.2.5 五十三周期实现方案第57-62页
    3.3 MISTY1 算法核的验证第62-63页
    3.4 本章小结第63-64页
第四章 利用 FEISTEL 结构特性的 DES 算法硬件实现第64-69页
    4.1 DES 算法黄金模型第64-65页
    4.2 利用 Feistel 结构特性 DES 算法硬件实现第65-68页
        4.2.1 一周期实现方案第65页
        4.2.2 十六周期实现方案第65-68页
    4.3 DES 算法核的验证第68页
    4.4 本章小结第68-69页
第五章 通用化顶层设计第69-80页
    5.1 通用 IP 化介绍第69页
    5.2 顶层 IP 化设计第69-79页
        5.2.1 IP 化顶层设计框图第69-70页
        5.2.2 顶层接口设计与配置寄存器第70-72页
        5.2.3 AHB 总线接口设计第72-76页
        5.2.4 时钟设计第76-77页
        5.2.5 顶层控制模块设计第77-78页
        5.2.6 片内 SRAM 实现第78页
        5.2.7 顶层验证第78-79页
    5.3 本章小结第79-80页
第六章 性能分析第80-84页
    6.1 IP 化顶层的软硬件开销第80-81页
    6.2 利用 Feistel 结构特性的 MISTY1 算法硬件实现性能第81-82页
    6.3 利用 Feistel 结构特性的 DES 算法硬件实现性第82-83页
    6.4 本文优点与国内外现状的比较第83-84页
第七章 总结第84-85页
参考文献第85-88页
附录1 C++模型源代码列表第88-89页
附录2 RTL 模型源代码列表第89-91页
附录3 TESTBENCH 测试平台源代码第91-92页
致谢第92-93页
攻读硕士学位期间已发表或录用的论文第93-95页

论文共95页,点击 下载论文
上一篇:青年创业环境分析及优化对策研究--以上海市静安区为例
下一篇:分布式天线系统下行链路性能与容量研究