上海交通大学学位论文答辩决议书 | 第3-4页 |
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第12-21页 |
1.1 研究背景 | 第12-15页 |
1.1.1 密码学基本概念 | 第12页 |
1.1.2 密码学发展历程与分类 | 第12-14页 |
1.1.3 Feistel 结构的分组加密算法 | 第14页 |
1.1.4 Feistel 结构的加解密算法应用场合 | 第14-15页 |
1.2 研究意义 | 第15页 |
1.3 国内外研究现状 | 第15-20页 |
1.3.1 硬件实现架构 | 第15-17页 |
1.3.2 硬件实现架构 | 第17-20页 |
1.4 论文结构安排 | 第20-21页 |
第二章 FEISTEL 结构类加解密算法介绍 | 第21-42页 |
2.1 Feistel 结构简介 | 第21-23页 |
2.2 MISTY1 算法介绍 | 第23-32页 |
2.2.1 MISTY1 算法简介 | 第23-24页 |
2.2.2 MISTY1 算法应用背景 | 第24-25页 |
2.2.3 MISTY1 算法描述 | 第25-32页 |
2.3 DES 算法介绍 | 第32-41页 |
2.3.1 DES 算法简介 | 第32页 |
2.3.2 DES 算法应用背景 | 第32页 |
2.3.3 DES 算法描述 | 第32-41页 |
2.4 MISTY1 与 DES 的 Feistel 结构共性 | 第41-42页 |
第三章 利用 FEISTEL 结构特性的 MISTY1 算法硬件实现 | 第42-64页 |
3.1 MISTY1 算法黄金模型 | 第42页 |
3.2 利用 Feistel 结构特性的 MISTY1 算法硬件实现 | 第42-62页 |
3.2.1 一周期实现方案 | 第43-48页 |
3.2.2 四周期实现方案 | 第48-50页 |
3.2.3 八周期实现方案 | 第50-54页 |
3.2.4 二十九周期实现方案 | 第54-57页 |
3.2.5 五十三周期实现方案 | 第57-62页 |
3.3 MISTY1 算法核的验证 | 第62-63页 |
3.4 本章小结 | 第63-64页 |
第四章 利用 FEISTEL 结构特性的 DES 算法硬件实现 | 第64-69页 |
4.1 DES 算法黄金模型 | 第64-65页 |
4.2 利用 Feistel 结构特性 DES 算法硬件实现 | 第65-68页 |
4.2.1 一周期实现方案 | 第65页 |
4.2.2 十六周期实现方案 | 第65-68页 |
4.3 DES 算法核的验证 | 第68页 |
4.4 本章小结 | 第68-69页 |
第五章 通用化顶层设计 | 第69-80页 |
5.1 通用 IP 化介绍 | 第69页 |
5.2 顶层 IP 化设计 | 第69-79页 |
5.2.1 IP 化顶层设计框图 | 第69-70页 |
5.2.2 顶层接口设计与配置寄存器 | 第70-72页 |
5.2.3 AHB 总线接口设计 | 第72-76页 |
5.2.4 时钟设计 | 第76-77页 |
5.2.5 顶层控制模块设计 | 第77-78页 |
5.2.6 片内 SRAM 实现 | 第78页 |
5.2.7 顶层验证 | 第78-79页 |
5.3 本章小结 | 第79-80页 |
第六章 性能分析 | 第80-84页 |
6.1 IP 化顶层的软硬件开销 | 第80-81页 |
6.2 利用 Feistel 结构特性的 MISTY1 算法硬件实现性能 | 第81-82页 |
6.3 利用 Feistel 结构特性的 DES 算法硬件实现性 | 第82-83页 |
6.4 本文优点与国内外现状的比较 | 第83-84页 |
第七章 总结 | 第84-85页 |
参考文献 | 第85-88页 |
附录1 C++模型源代码列表 | 第88-89页 |
附录2 RTL 模型源代码列表 | 第89-91页 |
附录3 TESTBENCH 测试平台源代码 | 第91-92页 |
致谢 | 第92-93页 |
攻读硕士学位期间已发表或录用的论文 | 第93-95页 |