一个65nm低压差线性稳压器的设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第6-10页 |
1.1 低压差线性稳压器的研究背景 | 第6页 |
1.2 低压差线性稳压器的应用与发展 | 第6-8页 |
1.3 论文设计环境和主要内容 | 第8-10页 |
1.3.1 设计环境 | 第8页 |
1.3.2 主要内容 | 第8-10页 |
第二章 低压差线性稳压器工作原理 | 第10-15页 |
2.1 低压差线性稳压器的基本结构 | 第10-11页 |
2.2 低压差线性稳压器的工作原理 | 第11-12页 |
2.3 低压差线性稳压器指标参数 | 第12-14页 |
2.4 论文的指标参数 | 第14-15页 |
第三章 低压差线性稳压器子模块设计 | 第15-23页 |
3.1 带隙基准电压源电路 | 第15-18页 |
3.2 误差放大器电路 | 第18-19页 |
3.3 调整管 | 第19-20页 |
3.4 采样反馈电阻 | 第20-21页 |
3.5 静电保护电路 | 第21-22页 |
3.6 去耦电容 | 第22-23页 |
第四章 低压差线性稳压器的仿真 | 第23-32页 |
4.1 带隙基准电压源的仿真分析 | 第23-25页 |
4.2 误差放大器仿真 | 第25-27页 |
4.3 系统性能仿真分析 | 第27-32页 |
第五章 低压差线性稳压器版图设计 | 第32-47页 |
5.1 模拟版图设计规则 | 第32-39页 |
5.1.1 器件匹配(Match) | 第32-36页 |
5.1.2 闩锁效应(Latch-up) | 第36-39页 |
5.2 影响65NM版图设计的效应 | 第39-42页 |
5.2.1 STI压力效应 | 第39-40页 |
5.2.2 阱邻近效应(WPE) | 第40-41页 |
5.2.3 可制造性设计(DFM) | 第41-42页 |
5.3 静电保护电路版图 | 第42-44页 |
5.3.1 ESD版图设计规则 | 第42-44页 |
5.3.2 本文设计的ESD版图 | 第44页 |
5.4 低压差线性稳压器版图 | 第44-47页 |
第六章 低压差线性稳压器的封装测试 | 第47-52页 |
6.1 封装图 | 第47页 |
6.2 性能测试 | 第47-50页 |
6.3 抗静电(ESD)测试 | 第50-51页 |
6.4 闩锁效应测试 | 第51-52页 |
第七章 全文总结和未来工作 | 第52-53页 |
参考文献 | 第53-55页 |
致谢 | 第55-56页 |