摘要 | 第4-5页 |
abstract | 第5页 |
缩略词 | 第12-13页 |
第一章 绪论 | 第13-23页 |
1.1 课题研究背景和意义 | 第13-15页 |
1.2 AES/SM4加密算法的硬件实现研究现状 | 第15-18页 |
1.2.1 AES加密算法的硬件实现 | 第15-17页 |
1.2.2 SM4加密算法的硬件实现 | 第17-18页 |
1.3 抗旁路攻击的AES/SM4加密电路研究现状 | 第18-21页 |
1.3.1 抗功耗攻击的AES/SM4加密电路研究现状 | 第18-20页 |
1.3.2 抗错误攻击的AES/SM4加密电路研究现状 | 第20-21页 |
1.4 本文主要研究内容 | 第21页 |
1.5 论文结构安排 | 第21-23页 |
第二章 可重构AES/SM4加密电路的设计与实现 | 第23-52页 |
2.1 AES/SM4加密电路的可重构设计思路 | 第23-25页 |
2.2 基于复合域运算的可重构AES/SM4 S盒设计与实现 | 第25-42页 |
2.2.1 复合域可重构AES/SM4 S盒的结构设计 | 第25-27页 |
2.2.2 复合域求逆电路的设计 | 第27-30页 |
2.2.3 映射矩阵电路的设计 | 第30-31页 |
2.2.4 可重构S盒的优化 | 第31-42页 |
2.3 可重构AES/SM4加密电路的设计与实现 | 第42-48页 |
2.3.1 可重构AES/SM4轮变换的设计与实现 | 第42-45页 |
2.3.2 可重构AES/SM4密钥扩展的设计与实现 | 第45-47页 |
2.3.3 可重构AES/SM4加密电路的控制器设计 | 第47-48页 |
2.4 功能验证与综合结果分析 | 第48-51页 |
2.4.1 功能验证 | 第48-50页 |
2.4.2 综合结果 | 第50-51页 |
2.5 本章小结 | 第51-52页 |
第三章 可重构AES/SM4加密电路的旁路攻击研究 | 第52-67页 |
3.1 差分功耗攻击 | 第52-62页 |
3.1.1 差分功耗攻击DPA研究 | 第52-54页 |
3.1.2 差分功耗攻击平台的设计与实现 | 第54-58页 |
3.1.3 差分功耗攻击实例验证 | 第58-62页 |
3.2 差分错误攻击 | 第62-66页 |
3.2.1 差分错误攻击DFA研究 | 第62-64页 |
3.2.2 差分错误攻击实例验证 | 第64-66页 |
3.3 本章小结 | 第66-67页 |
第四章 全掩码可重构AES/SM4加密电路的设计与实现 | 第67-87页 |
4.1 总体设计思路 | 第67-68页 |
4.2 分模块设计 | 第68-80页 |
4.2.1 掩码可重构S盒的优化设计 | 第69-76页 |
4.2.2 掩码列混淆的设计 | 第76页 |
4.2.3 掩码线性变换的设计 | 第76-77页 |
4.2.4 全掩码可重构密钥扩展的设计 | 第77-79页 |
4.2.5 掩码修正模块的设计 | 第79-80页 |
4.3 功能验证与综合结果 | 第80-83页 |
4.3.1 功能验证 | 第80-82页 |
4.3.2 综合结果 | 第82-83页 |
4.4 安全性分析与验证 | 第83-86页 |
4.4.1 安全性的理论分析 | 第83-85页 |
4.4.2 安全性验证 | 第85-86页 |
4.5 本章小结 | 第86-87页 |
第五章 基于错误检测机制的可重构AES/SM4加密电路的研究 | 第87-100页 |
5.1 总体设计思路 | 第87-88页 |
5.2 基于错误检测机制的可重构S盒设计与实现 | 第88-91页 |
5.2.1 可重构S盒的错误检测单元设计 | 第88-89页 |
5.2.2 基于错误检测机制的可重构S盒结构设计 | 第89-91页 |
5.3 可重构AES/SM4轮变换结构的错误检测单元设计 | 第91-94页 |
5.3.1 AES轮变换运算中各模块错误检测单元的设计 | 第91-94页 |
5.3.2 SM4轮变换运算中各模块错误检测单元的设计 | 第94页 |
5.4 功能验证与综合结果 | 第94-97页 |
5.4.1 功能验证 | 第94-97页 |
5.4.2 综合结果 | 第97页 |
5.5 安全性分析 | 第97-99页 |
5.6 本章小结 | 第99-100页 |
第六章 总结与展望 | 第100-102页 |
参考文献 | 第102-108页 |
致谢 | 第108-109页 |
在学期间的研究成果及发表的学术论文 | 第109-110页 |
附录A 常数矩阵的运算公式 | 第110-113页 |
附录B 基于多项式基的GF(2~4)域掩码运算公式 | 第113-115页 |
附录C 采用DACSE算法对掩码运算进行优化 | 第115-117页 |
附录D 基于错误检测机制的可重构S盒的运算表达式 | 第117-118页 |