基于FPGA的三通道可变点信道化研究与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·研究背景及意义 | 第9-10页 |
·接收机的发展现状 | 第10-11页 |
·FPGA 在数字信号处理中的作用 | 第11-12页 |
·本文的主要工作 | 第12-14页 |
第二章 基于多相滤波的数字信道化实现原理 | 第14-27页 |
·数字信道化技术的意义及基本原理 | 第14页 |
·基于多相滤波的信道化理论 | 第14-23页 |
·信号的均匀信道化 | 第15-17页 |
·整数倍抽取 | 第17-18页 |
·原型滤波器的多相分解 | 第18-20页 |
·基于多相滤波器组的信道化原理 | 第20-23页 |
·基于多相滤波器组的信道化性能分析 | 第23页 |
·原型滤波器设计 | 第23-26页 |
·本章小结 | 第26-27页 |
第三章 基于FPGA 的可变点信道化实现结构 | 第27-40页 |
·系统的应用背景及性能指标 | 第27-28页 |
·Virtex-5 系列FPGA 简介 | 第28-29页 |
·系统总体方案设计 | 第29-35页 |
·可变点多相滤波结构 | 第30-31页 |
·可变点FFT 的实现 | 第31-35页 |
·可变点信道化结构的优化 | 第35-36页 |
·可变点数信道化位宽讨论 | 第36-37页 |
·三通道的分时复用 | 第37-38页 |
·信道化系统的结构分析 | 第38-39页 |
·本章小结 | 第39-40页 |
第四章 三通道可变点信道化各模块测试及仿真 | 第40-52页 |
·ChipScope Pro 介绍 | 第40-41页 |
·FPGA 基本单元仿真 | 第41-45页 |
·FIFO 验证 | 第41-42页 |
·RAM 验证 | 第42-43页 |
·ROM 验证 | 第43页 |
·乘法器验证 | 第43页 |
·加法器验证 | 第43-44页 |
·可变FFT 验证 | 第44-45页 |
·多相滤波模块仿真 | 第45-47页 |
·单通道信道化仿真 | 第47-48页 |
·三通道信道化仿真 | 第48-51页 |
·本章小结 | 第51-52页 |
第五章 数据组帧、相位补偿及阵元切换设计与实现 | 第52-57页 |
·数据组帧、打包 | 第52-53页 |
·空间相位补偿与阵元切换控制 | 第53-55页 |
·空间相位补偿原理 | 第53-54页 |
·空间相位补偿FPGA 实现 | 第54-55页 |
·本章小结 | 第55-57页 |
第六章 整体系统测试 | 第57-61页 |
·系统测试过程 | 第57-60页 |
·本章小结 | 第60-61页 |
第七章 全文总结 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
附录 | 第65-66页 |
攻硕期间取得的研究成果 | 第66-67页 |