首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文--信道编码理论论文

空间通信串行级联卷积码迭代接收机高效算法设计与实现

摘要第1-5页
Abstract第5-8页
第1章 绪论第8-13页
   ·级联码的发展第8-9页
   ·国内外研究现状第9-10页
   ·发展趋势第10页
   ·本文的主要工作第10-13页
第2章 SCCC 的编译码原理第13-30页
   ·SCCC 编码器原理第13-16页
     ·SCCC 编码器结构第13-15页
     ·码字的打孔交织第15-16页
   ·SCCC 调制解调技术第16-19页
     ·信号的高阶调制第17-18页
     ·软解调算法第18-19页
   ·SCCC 译码算法第19-29页
     ·最大后验概率(MAP)译码算法第21-23页
     ·Log-MAP 译码算法第23-24页
     ·Max-Log-MAP 及其改进算法第24-25页
     ·SOVA 译码算法第25-28页
     ·译码算法比较第28-29页
   ·本章小结第29-30页
第3章 SCCC 性能分析第30-42页
   ·译码性能比较第30-32页
   ·定点量化对译码器性能的影响第32-36页
   ·归一化方式对译码性能的影响第36-39页
   ·并行译码器结构与性能分析第39-41页
   ·本章小结第41-42页
第4章 SCCC 编译码器实现第42-58页
   ·SCCC 编码器设计第42-48页
     ·卷积码的并行编码第43-44页
     ·外码编码及打孔交织第44-46页
     ·内码编码及打孔交织第46-48页
   ·SCCC 迭代译码器量化方案第48页
   ·信噪比估计算法的选取第48-49页
   ·SCCC 译码器结构设计第49-55页
     ·解打孔串并转换模块设计第50-51页
     ·SISO 译码器设计第51-53页
     ·并行交织器和解交织器设计第53-55页
   ·硬件实现成果展示第55-57页
   ·本章小结第57-58页
第5章 结论与展望第58-60页
   ·文章总结第58-59页
   ·未来展望第59-60页
参考文献第60-63页
附录 A 编码器资源消耗第63-64页
附录 B 译码器资源消耗第64-65页
附录 C FPGA 硬件测试平台第65-66页
攻读学位期间发表论文与研究成果第66-67页
致谢第67页

论文共67页,点击 下载论文
上一篇:空间音频编码及多声道音频恢复技术研究
下一篇:超宽带雷达信号侦察采集处理器的设计与实现