空间通信串行级联卷积码迭代接收机高效算法设计与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-13页 |
·级联码的发展 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·发展趋势 | 第10页 |
·本文的主要工作 | 第10-13页 |
第2章 SCCC 的编译码原理 | 第13-30页 |
·SCCC 编码器原理 | 第13-16页 |
·SCCC 编码器结构 | 第13-15页 |
·码字的打孔交织 | 第15-16页 |
·SCCC 调制解调技术 | 第16-19页 |
·信号的高阶调制 | 第17-18页 |
·软解调算法 | 第18-19页 |
·SCCC 译码算法 | 第19-29页 |
·最大后验概率(MAP)译码算法 | 第21-23页 |
·Log-MAP 译码算法 | 第23-24页 |
·Max-Log-MAP 及其改进算法 | 第24-25页 |
·SOVA 译码算法 | 第25-28页 |
·译码算法比较 | 第28-29页 |
·本章小结 | 第29-30页 |
第3章 SCCC 性能分析 | 第30-42页 |
·译码性能比较 | 第30-32页 |
·定点量化对译码器性能的影响 | 第32-36页 |
·归一化方式对译码性能的影响 | 第36-39页 |
·并行译码器结构与性能分析 | 第39-41页 |
·本章小结 | 第41-42页 |
第4章 SCCC 编译码器实现 | 第42-58页 |
·SCCC 编码器设计 | 第42-48页 |
·卷积码的并行编码 | 第43-44页 |
·外码编码及打孔交织 | 第44-46页 |
·内码编码及打孔交织 | 第46-48页 |
·SCCC 迭代译码器量化方案 | 第48页 |
·信噪比估计算法的选取 | 第48-49页 |
·SCCC 译码器结构设计 | 第49-55页 |
·解打孔串并转换模块设计 | 第50-51页 |
·SISO 译码器设计 | 第51-53页 |
·并行交织器和解交织器设计 | 第53-55页 |
·硬件实现成果展示 | 第55-57页 |
·本章小结 | 第57-58页 |
第5章 结论与展望 | 第58-60页 |
·文章总结 | 第58-59页 |
·未来展望 | 第59-60页 |
参考文献 | 第60-63页 |
附录 A 编码器资源消耗 | 第63-64页 |
附录 B 译码器资源消耗 | 第64-65页 |
附录 C FPGA 硬件测试平台 | 第65-66页 |
攻读学位期间发表论文与研究成果 | 第66-67页 |
致谢 | 第67页 |