快速极坐标格式算法及FPGA实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 注释表 | 第10-11页 |
| 缩略词 | 第11-13页 |
| 第一章 绪论 | 第13-17页 |
| ·引言 | 第13-14页 |
| ·SAR 成像技术的发展与现状 | 第14-15页 |
| ·FPGA 并行高速信号处理 | 第15-16页 |
| ·本文主要工作及结构 | 第16-17页 |
| 第二章 极坐标格式算法介绍 | 第17-33页 |
| ·引言 | 第17页 |
| ·传统极坐标格式算法 | 第17-23页 |
| ·正侧视情况 | 第19-20页 |
| ·斜视情况 | 第20页 |
| ·点目标仿真 | 第20-23页 |
| ·基于 PCS 的极坐标格式算法 | 第23-31页 |
| ·chirp scaling 原理 | 第23-24页 |
| ·距离向应用 | 第24-27页 |
| ·方位向应用 | 第27-30页 |
| ·点目标仿真 | 第30-31页 |
| ·本章小结 | 第31-33页 |
| 第三章 FPGA 片内子模块设计 | 第33-65页 |
| ·引言 | 第33页 |
| ·算法子模块实现 | 第33-43页 |
| ·子模块设计 | 第33-34页 |
| ·算法处理实现 | 第34-35页 |
| ·模块精度与效率分析 | 第35-43页 |
| ·DDR3 转置模块实现 | 第43-58页 |
| ·DDR3 SDRAM 介绍 | 第43-46页 |
| ·DDR3 控制器 | 第46-49页 |
| ·二维数据转置方案 | 第49-54页 |
| ·转置模块实现 | 第54-58页 |
| ·以太网模块实现 | 第58-64页 |
| ·以太网介绍 | 第58-59页 |
| ·UDP/IP 协议 | 第59-60页 |
| ·以太网模块实现 | 第60-64页 |
| ·本章小结 | 第64-65页 |
| 第四章 系统设计与数据分析 | 第65-75页 |
| ·引言 | 第65页 |
| ·片内整体设计 | 第65-67页 |
| ·处理流程控制 | 第67-70页 |
| ·算法片内处理流程 | 第67-68页 |
| ·高速并行处理设计 | 第68-70页 |
| ·验证系统设计 | 第70-72页 |
| ·kintex-7 板卡介绍 | 第70-71页 |
| ·验证系统 | 第71-72页 |
| ·数据分析 | 第72-74页 |
| ·资源利用率 | 第72页 |
| ·点目标仿真 | 第72-73页 |
| ·实测数据处理 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第五章 结束语 | 第75-77页 |
| 参考文献 | 第77-80页 |
| 致谢 | 第80-81页 |
| 在学期间的研究成果及发表的学术论文 | 第81页 |