| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景及意义 | 第7页 |
| ·RS 码的发展及其应用 | 第7-8页 |
| ·GPU 及 CUDA 概述 | 第8-9页 |
| ·论文的主要研究工作及组织安排 | 第9-11页 |
| 第二章 RS 码概述 | 第11-23页 |
| ·信道编解码概述 | 第11-12页 |
| ·线性分组码的基本理论 | 第12-15页 |
| ·基本概念 | 第12页 |
| ·生成矩阵以及校验矩阵 | 第12-13页 |
| ·伴随式、错误图样 | 第13-14页 |
| ·检错以及纠错 | 第14-15页 |
| ·伽罗华域 | 第15-16页 |
| ·RS 码的基础知识 | 第16-21页 |
| ·BCH 码 | 第16页 |
| ·RS 码基础 | 第16-21页 |
| ·RS 码在图像处理中的应用 | 第21页 |
| ·本章小结 | 第21-23页 |
| 第三章 CUDA 的基础知识 | 第23-37页 |
| ·GPU 及 CUDA 的发展简介 | 第23-24页 |
| ·CUDA 概述 | 第24-36页 |
| ·CUDA 硬件模型 | 第24-27页 |
| ·CUDA 编程模型 | 第27-33页 |
| ·CUDA 优化 | 第33-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 基于 GPU 的 RS 算法的实现以及改进 | 第37-47页 |
| ·基于 CPU 的 RS 解码算法的设计 | 第37-38页 |
| ·基于 GPU 的 RS 解码算法的改进以及优化 | 第38-45页 |
| ·并行总体概述 | 第38-40页 |
| ·各模块的并行以及优化方案 | 第40-45页 |
| ·本章小结 | 第45-47页 |
| 第五章 测试结果及分析 | 第47-53页 |
| ·测试环境 | 第47-48页 |
| ·测试软件环境 | 第47页 |
| ·测试硬件环境 | 第47-48页 |
| ·测试结果 | 第48-52页 |
| ·本章小结 | 第52-53页 |
| 第六章 总结与展望 | 第53-55页 |
| 致谢 | 第55-57页 |
| 参考文献 | 第57-59页 |
| 研究成果 | 第59-60页 |