| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-6页 |
| 第1章 绪论 | 第6-15页 |
| ·引言 | 第6-7页 |
| ·国内外对SRAM编译器的研究 | 第7-14页 |
| ·论文的研究内容及安排 | 第14-15页 |
| 第2章 SRAM和SRAM编译器 | 第15-22页 |
| ·SRAM的原理和结构 | 第15-17页 |
| ·SRAM编译器的原理和结构 | 第17-19页 |
| ·SRAM编译器的设计流程 | 第19-22页 |
| 第3章 SRAM编译器设计的实现 | 第22-37页 |
| ·架构建模 | 第22-25页 |
| ·SRAM电路与版图子模块划分、拼接算法和验证 | 第25-34页 |
| ·电路与版图的子模块划分 | 第25-28页 |
| ·电路与版图的拼接算法 | 第28-33页 |
| ·电路与版图的拼接验证 | 第33-34页 |
| ·Datasheet、Lib时序库、Verilog、Lef文件的生成 | 第34-35页 |
| ·编译器用户界面的设计 | 第35-37页 |
| 第4章 大容量SRAM的拼接方法 | 第37-51页 |
| ·512Kb SRAM的拼接方法 | 第37-42页 |
| ·输出端口的控制 | 第38-42页 |
| ·采用输出端加上三态门的方法来控制输出端口间的串扰 | 第38-39页 |
| ·采用ME延时电路使能控制三态门 | 第39-42页 |
| ·采用改进的ME延时电路来使能控制三态门 | 第42页 |
| ·容量大于512Kb SRAM的拼接方法的研究 | 第42-51页 |
| ·两种拼接方法 | 第42-51页 |
| ·以基本拼接单元为定值,拼接结构为变量的拼接方法 | 第43-45页 |
| ·以拼接结构为定值,基本拼接单元为变量的拼接方法 | 第45-49页 |
| ·容量大于256Kb小于等于2MB的SRAM的拼接 | 第49-51页 |
| 第5章 总结与展望 | 第51-52页 |
| 参考文献 | 第52-55页 |
| 附图表 | 第55-57页 |
| 致谢 | 第57-58页 |
| 攻读学位期间发表的学术论文目录 | 第58页 |