基于CPCI总线的数字接收机测试系统硬件设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-13页 |
| ·课题的来源及研究意义 | 第9页 |
| ·国内外相关技术发展现状 | 第9-11页 |
| ·CPCI 总线的发展状况 | 第9-10页 |
| ·光纤技术的发展状况 | 第10-11页 |
| ·本文工作及论文结构介绍 | 第11-13页 |
| 第二章 测试系统方案设计 | 第13-18页 |
| ·需求简介 | 第13页 |
| ·系统的基本功能 | 第13页 |
| ·系统的主要测试指标 | 第13-14页 |
| ·系统的总体方案设计 | 第14-17页 |
| ·硬件设计方案 | 第14-15页 |
| ·FPGA 内部逻辑设计方案 | 第15-17页 |
| ·本章小结 | 第17-18页 |
| 第三章 系统硬件设计与实现 | 第18-41页 |
| ·CPCI 总线技术 | 第18-20页 |
| ·CPCI 总线的结构和特点 | 第18-19页 |
| ·CPCI 总线信号 | 第19-20页 |
| ·CPCI 总线接口的设计与实现 | 第20-23页 |
| ·总线控制器 CY7C09449 简介 | 第20-22页 |
| ·总线接口的电路设计 | 第22-23页 |
| ·FPGA 相关电路设计 | 第23-26页 |
| ·FPGA 的选型 | 第23-24页 |
| ·FPGA 引脚区域划分即通用 I/O 接口设计 | 第24-25页 |
| ·FPGA 配置电路设计 | 第25-26页 |
| ·光模块电路设计 | 第26-29页 |
| ·SFP 光模块电路设计 | 第28页 |
| ·USOT 光模块电路设计 | 第28-29页 |
| ·DDR2 高速存储器设计 | 第29-35页 |
| ·DDR2 简介 | 第29-31页 |
| ·DDR2 基本结构与外部管脚 | 第31页 |
| ·DDR2 终端电源设计 | 第31-32页 |
| ·DDR2 总线接口的电路设计 | 第32-35页 |
| ·系统电源设计 | 第35-38页 |
| ·系统电源需求分析 | 第35-36页 |
| ·电源模块硬件电路设计 | 第36-38页 |
| ·时钟模块电路设计 | 第38页 |
| ·PCB 设计 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 系统的 FPGA 逻辑设计与实现 | 第41-60页 |
| ·CPCI 接口的 FPGA 设计与实现 | 第41-45页 |
| ·CY7C09449 寄存器的配置 | 第41-43页 |
| ·CPCI 数据传输的逻辑设计 | 第43-45页 |
| ·光纤收发的 FPGA 设计与实现 | 第45-51页 |
| ·高速收发器的内部结构和工作原理 | 第46-48页 |
| ·ALT2GXB IP 核配置 | 第48-50页 |
| ·数据校准模块 | 第50-51页 |
| ·DDR2 的 FPGA 设计与实现 | 第51-58页 |
| ·DDR2 IP 核的设计 | 第51-55页 |
| ·DDR2 管脚的电平配置 | 第55页 |
| ·DDR2 控制器的设计 | 第55-58页 |
| ·数据解包单元的 FPGA 设计 | 第58-59页 |
| ·数据流分配单元 | 第59页 |
| ·本章小结 | 第59-60页 |
| 第五章 系统测试 | 第60-70页 |
| ·光纤传输测试 | 第60-61页 |
| ·DDR2 读写测试 | 第61-62页 |
| ·CPCI 接口测试 | 第62-64页 |
| ·系统联调测试 | 第64-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 总结与展望 | 第70-71页 |
| ·本文总结 | 第70页 |
| ·工作展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 附录 系统 PCB 图 | 第74-75页 |
| 在校期间研究成果 | 第75-76页 |