基于FPGA的双频激电接收机研制
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-15页 |
·本文研究背景 | 第10-11页 |
·激发极化探测技术发展历程 | 第11-13页 |
·本文研究意义和内容 | 第13-15页 |
第2章 双频激电法接收机工作原理 | 第15-30页 |
·双频激电基本原理 | 第15-20页 |
·时间域激发极化效应 | 第15-17页 |
·频率域激发极化效应 | 第17-19页 |
·双频激电思想 | 第19-20页 |
·双频激电法系统仿真 | 第20-27页 |
·信号源仿真模型 | 第21页 |
·接收通道仿真模型 | 第21-22页 |
·带通滤波器仿真模型 | 第22-24页 |
·检波与积分模块仿真模型 | 第24-26页 |
·Fs 计算模块仿真模型 | 第26-27页 |
·双频激电接收机总体构架及工作过程 | 第27-29页 |
·接收机的总体构架 | 第27-28页 |
·接收机的工作过程 | 第28-29页 |
·本章小结 | 第29-30页 |
第3章 接收机硬件电路设计 | 第30-36页 |
·电源电路设计 | 第30页 |
·信号接收电路设计 | 第30-32页 |
·信号接收电极 | 第30-31页 |
·信号调理电路设计 | 第31页 |
·A/D 转换模块电路设计 | 第31-32页 |
·信号采集控制电路设计 | 第32-35页 |
·FPGA 电路设计 | 第32-34页 |
·单片机电路设计 | 第34-35页 |
·本章小结 | 第35-36页 |
第4章 接收机软件设计 | 第36-54页 |
·FPGA 程序设计 | 第36-45页 |
·PLL 模块 | 第37页 |
·译码器模块 | 第37-38页 |
·A/D 控制模块 | 第38-41页 |
·FFT 算法模块 | 第41-44页 |
·FIFO 功能模块 | 第44-45页 |
·单片机程序设计 | 第45-48页 |
·主函数程序 | 第45-46页 |
·中断程序 | 第46-47页 |
·串口蓝牙模块 | 第47-48页 |
·LabVIEW 控制软件设计 | 第48-53页 |
·软件界面及工作流程 | 第49-51页 |
·操作控制部分 | 第51-52页 |
·参数设置部分 | 第52页 |
·数据处理显示部分 | 第52-53页 |
·本章小结 | 第53-54页 |
第5章 样机测试与结果分析 | 第54-58页 |
·样机测试 | 第54-57页 |
·结果分析 | 第57-58页 |
第6章 全文总结 | 第58-60页 |
·本文成果 | 第58页 |
·改进建议 | 第58-60页 |
参考文献 | 第60-63页 |
作者简介及科研成果 | 第63-64页 |
致谢 | 第64页 |