高速数码印花机数据处理与喷印控制系统FPGA设计
| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-8页 |
| 目录 | 第8-10页 |
| 1 绪论 | 第10-20页 |
| ·课题的意义 | 第10-11页 |
| ·课题背景概述 | 第11-18页 |
| ·数码印花的发展与现状 | 第11-13页 |
| ·数码印花机的数据处理系统 | 第13-14页 |
| ·RapidlO互连技术概述 | 第14-17页 |
| ·FPGA技术概述 | 第17-18页 |
| ·论文的主要工作 | 第18-20页 |
| 2 系统总体架构设计 | 第20-28页 |
| ·系统需求分析 | 第20-21页 |
| ·系统总体方案 | 第21-26页 |
| ·嵌入式处理器MPC8548E介绍 | 第23-24页 |
| ·Virtex-5系列FPGA介绍 | 第24-25页 |
| ·系统架构框图 | 第25-26页 |
| ·FPGA总体架构设计 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 3 FPGA设计与实现 | 第28-63页 |
| ·RapidlO输入模块 | 第28-36页 |
| ·RapidlO控制器 | 第28-34页 |
| ·位宽转换子模块 | 第34-36页 |
| ·输入和输出分配模块 | 第36-38页 |
| ·DDR2读写模块 | 第38-47页 |
| ·DDR2控制器 | 第38-44页 |
| ·读写控制 | 第44-47页 |
| ·转置模块 | 第47-53页 |
| ·Block RAM缓存 | 第47-51页 |
| ·转置运算 | 第51-53页 |
| ·输出模块 | 第53-59页 |
| ·输出缓存 | 第54-57页 |
| ·喷印控制 | 第57-59页 |
| ·I~2C配置模块 | 第59-61页 |
| ·时钟模块 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 4 FPGA测试与系统测试 | 第63-76页 |
| ·FPGA测试工具 | 第63-64页 |
| ·FPGA转置功能测试 | 第64-66页 |
| ·FPGA数据处理带宽测试 | 第66-71页 |
| ·数据写入带宽 | 第67页 |
| ·数据转置带宽 | 第67-69页 |
| ·数据输出带宽 | 第69-71页 |
| ·数码印花机喷印速度测试 | 第71-75页 |
| ·本章小结 | 第75-76页 |
| 5 总结与展望 | 第76-78页 |
| ·总结 | 第76-77页 |
| ·展望 | 第77-78页 |
| 参考文献 | 第78-81页 |
| 作者简历 | 第81页 |