流水线ADC中采样保持电路的研究与设计
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-13页 |
| ·研究的背景和意义 | 第9-10页 |
| ·目前的研究现状和进展 | 第10-11页 |
| ·本论文的主要工作 | 第11-13页 |
| 第二章 采样保持电路的基本理论 | 第13-21页 |
| ·采样保持电路的基本原理 | 第13页 |
| ·采样保持电路的性能指标 | 第13-15页 |
| ·采样保持电路结构的分析及选择 | 第15-20页 |
| ·开环结构 | 第15页 |
| ·闭环结构 | 第15-20页 |
| ·小结 | 第20-21页 |
| 第三章 采样保持电路的设计与实现 | 第21-57页 |
| ·采样保持电路的整体设计 | 第21-22页 |
| ·运算放大器电路的设计 | 第22-40页 |
| ·运算放大器整体指标的确定 | 第22-24页 |
| ·运算放大器结构的选择 | 第24-29页 |
| ·主运放参数的确定 | 第29-31页 |
| ·辅助运放参数的确定 | 第31-34页 |
| ·共模反馈电路的设计 | 第34-39页 |
| ·偏置电路的设计 | 第39-40页 |
| ·采样电容的确定 | 第40-44页 |
| ·量化噪声的考虑 | 第40-43页 |
| ·电容不匹配的考虑 | 第43-44页 |
| ·采样开关的设计 | 第44-49页 |
| ·开关的非理想效应 | 第44-47页 |
| ·栅压自举开关电路的设计 | 第47-48页 |
| ·CMOS开关的设计 | 第48-49页 |
| ·两相非交叠时钟产生电路的设计 | 第49-50页 |
| ·采样保持电路的仿真 | 第50-56页 |
| ·自举开关电路的仿真 | 第50-51页 |
| ·运算放大器电路的仿真 | 第51-53页 |
| ·时钟产生电路的仿真 | 第53-54页 |
| ·整体电路的仿真 | 第54-56页 |
| ·小结 | 第56-57页 |
| 第四章 采样保持电路的版图设计与测试 | 第57-67页 |
| ·版图设计的基本考虑 | 第57-59页 |
| ·匹配性设计 | 第57-58页 |
| ·寄生参数的影响 | 第58页 |
| ·可靠性设计 | 第58-59页 |
| ·版图设计 | 第59-61页 |
| ·采样保持电路的后仿真 | 第61-62页 |
| ·ADC整体电路的测试 | 第62-65页 |
| ·小结 | 第65-67页 |
| 第五章 总结与展望 | 第67-69页 |
| 致谢 | 第69-71页 |
| 参考文献 | 第71-73页 |