DTMB接收机同步算法及其电路结构优化研究
目录 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-8页 |
英文缩写说明 | 第8-10页 |
第一章 绪论 | 第10-17页 |
·国内外现有的DTTB标准 | 第10-12页 |
·DTTB信道的特征 | 第12-13页 |
·大尺寸衰落 | 第13页 |
·小尺寸衰落 | 第13页 |
·OFDM技术原理 | 第13-15页 |
·调制解调技术 | 第13-15页 |
·时延扩展和保护间隔 | 第15页 |
·论文主要内容和结构安排 | 第15-17页 |
第二章 DTMB系统传输方案 | 第17-25页 |
·DTMB标准简介 | 第17-19页 |
·分层帧结构 | 第17页 |
·信号帧结构 | 第17-18页 |
·帧头 | 第18-19页 |
·帧体 | 第19页 |
·DTMB发射机和接收机 | 第19-20页 |
·发射机 | 第19-20页 |
·接收机 | 第20页 |
·接收机中同步的意义 | 第20-24页 |
·载波同步 | 第21-23页 |
·采样同步 | 第23-24页 |
·帧同步 | 第24页 |
·小结 | 第24-25页 |
第三章 DTMB接收机中的同步算法 | 第25-49页 |
·帧同步 | 第25-29页 |
·PN序列的基本特性 | 第25-26页 |
·基于滑动相关的帧同步算法 | 第26-28页 |
·性能仿真和分析 | 第28-29页 |
·采样同步 | 第29-39页 |
·全数字定时恢复环路 | 第30-37页 |
·鉴相器 | 第30-32页 |
·插值器 | 第32-33页 |
·数控振荡器NCO | 第33-34页 |
·环路滤波器及锁定判断 | 第34-36页 |
·SRRC滤波器 | 第36-37页 |
·性能仿真和分析 | 第37-39页 |
·开环性能 | 第37-38页 |
·闭环性能 | 第38-39页 |
·载波同步 | 第39-47页 |
·载波同步算法 | 第40-45页 |
·载波同步的难点 | 第40-42页 |
·NDA-Dspaced算法 | 第42-44页 |
·DA-Dspaced算法 | 第44-45页 |
·性能仿真和分析 | 第45-47页 |
·开环性能 | 第45-46页 |
·闭环性能 | 第46-47页 |
·小结 | 第47-49页 |
第四章 同步环路优化的电路结构 | 第49-63页 |
·帧同步 | 第49-52页 |
·采样同步 | 第52-58页 |
·载波同步 | 第58-61页 |
·优化后的VLSI实现结果 | 第61-62页 |
·小结 | 第62-63页 |
第五章 同步技术在解调芯片中的应用 | 第63-69页 |
·整体构架 | 第63页 |
·设计流程 | 第63-64页 |
·验证和测试平台 | 第64-66页 |
·FPGA验证和芯片测试结果 | 第66-68页 |
·小结 | 第68-69页 |
第六章 总结与展望 | 第69-71页 |
参考文献 | 第71-74页 |
附录 | 第74-75页 |
硕士学习期间录用和发表的学术论文 | 第75-76页 |
致谢 | 第76-77页 |