基于DSP的静止无功补偿系统硬件设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·本文研究的背景和意义 | 第7-8页 |
·无功补偿国内外研究的现状和前景 | 第8-10页 |
·传统无功补偿方式 | 第8页 |
·无功补偿技术的现状 | 第8-10页 |
·本文研究的主要内容和主要工作 | 第10-11页 |
第二章 系统总体设计 | 第11-25页 |
·无功补偿的原理 | 第11-13页 |
·TCR的原理 | 第13-19页 |
·基本原理 | 第14-17页 |
·主要接线形式和配置类型 | 第17-18页 |
·TCR+FC型SVC | 第18-19页 |
·系统建模 | 第19-22页 |
·主电路设计 | 第19-20页 |
·系统各个器件参数的计算 | 第20-22页 |
·滤波器设计 | 第22-25页 |
·LC滤波器的结构和基本原理 | 第22-24页 |
·LC滤波器参数的设计 | 第24-25页 |
第三章 控制系统的硬件组成及设计 | 第25-47页 |
·控制系统的电源设计 | 第25-29页 |
·整流电路 | 第26-27页 |
·滤波电路 | 第27-28页 |
·电源变压器的要求 | 第28页 |
·稳压电源的设计 | 第28-29页 |
·DSP外围控制电路的设计 | 第29-33页 |
·电压电流的检测 | 第30页 |
·模拟滤波电路的设计 | 第30-33页 |
·晶闸管脉冲形成的硬件电路设计 | 第33-47页 |
·同步电路的实现 | 第34-36页 |
·电源电路 | 第36-38页 |
·给定信号控制电路 | 第38-43页 |
·保护电路设计 | 第43页 |
·复位电路 | 第43-44页 |
·CPLD最小系统硬件电路设计 | 第44-45页 |
·脉冲放大与输出电路 | 第45-47页 |
第四章 晶闸管触发脉冲的软件设计与实现 | 第47-57页 |
·芯片选型和开发环境的选择 | 第47-48页 |
·CPLD芯片选型 | 第47-48页 |
·开发环境的选择 | 第48页 |
·硬件描述语言 | 第48-49页 |
·VHDL语言 | 第48-49页 |
·Verilog HDL语言 | 第49页 |
·软件设计需求分析 | 第49-50页 |
·软件设计方案及仿真结果 | 第50-57页 |
·软件设计的整体流程图 | 第51-52页 |
·状态机的实现 | 第52页 |
·频率值测量 | 第52-53页 |
·脉冲输出模块 | 第53-55页 |
·软件设计的整体仿真结果 | 第55-57页 |
第五章 软硬件联合调试及结果分析 | 第57-61页 |
全文总结 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
研究成果 | 第65-66页 |