基于DSP的MPEG4多路解码系统设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 1 绪论 | 第7-13页 |
| ·DSP 技术应用和MEPG4 视频算法现状 | 第7-9页 |
| ·课题来源 | 第9页 |
| ·DSP 在视频编解码的应用前景 | 第9-11页 |
| ·系统方案设计步骤 | 第11-12页 |
| ·本文研究的内容及章节安排 | 第12-13页 |
| 2 系统的功能介绍和总体设计 | 第13-19页 |
| ·MPEG4 视频解压卡设计要求 | 第13-14页 |
| ·硬件方案设计 | 第14-15页 |
| ·软件方案设计 | 第15-19页 |
| 3 PCI 板卡硬件设计 | 第19-30页 |
| ·DM642 简介 | 第19-23页 |
| ·时钟电路设计 | 第23页 |
| ·视频D/A 电路 | 第23-24页 |
| ·主要器件 | 第24-25页 |
| ·PCI 驱动程序设计 | 第25-30页 |
| 4 DSP 软件方案设计 | 第30-44页 |
| ·集成开发环境 | 第30-31页 |
| ·DSP/BIOS 框架设计 | 第31-34页 |
| ·PC 与DSP 数据交换 | 第34-35页 |
| ·基于DSP 的MPEG4 解码库移植与优化 | 第35-41页 |
| ·解码视频输出 | 第41-44页 |
| 5 调试与总结 | 第44-49页 |
| ·调试和测试总结 | 第44-48页 |
| ·总结与展望 | 第48-49页 |
| 致谢 | 第49-50页 |
| 参考文献 | 第50-53页 |
| 附录 攻读硕士学位期间发表论文目录 | 第53页 |