摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 引言 | 第8-12页 |
·论文的选题背景 | 第8页 |
·国内外数据存储技术的发展动态 | 第8-10页 |
·数据存储的介质 | 第8-9页 |
·数据存储控制器 | 第9页 |
·数据存储设备总线接口与速度 | 第9-10页 |
·论文研究的目的与意义 | 第10页 |
·本文拟研究和设计的内容 | 第10-11页 |
·主要工作内容 | 第11页 |
·本章小结 | 第11-12页 |
2 系统整体架构 | 第12-15页 |
·嵌入式系统的特点和设计要求 | 第12页 |
·系统的层次划分及其模型 | 第12-14页 |
·系统的硬件体系框图 | 第12-13页 |
·IDE接口控制器IP的总体框架图 | 第13-14页 |
·系统的软件体系架构图 | 第14页 |
·本章小结 | 第14-15页 |
3 FPGA的EDA设计流程 | 第15-21页 |
·FPGA相关知识介绍 | 第15-18页 |
·FPGA的结构原理与资源特点 | 第15-16页 |
·SOC技术 | 第16-17页 |
·IP核 | 第17页 |
·片上总线技术 | 第17-18页 |
·QUARTUS Ⅱ开发平台简介 | 第18页 |
·SOPC BUILDER开发平台及其内核的设计流程 | 第18-19页 |
·软件开发环境IDE简介 | 第19页 |
·基于上述软件的系统开发流程 | 第19-20页 |
·本章小结 | 第20-21页 |
4 ATA/ATAPI-5协议研究分析 | 第21-33页 |
·协议发展史 | 第21页 |
·协议中接口信号的定义与描述 | 第21-24页 |
·接口信号的定义 | 第21-23页 |
·接口信号的详细描述 | 第23-24页 |
·协议接口寄存器的定义与描述 | 第24-27页 |
·ATA接口的数据传输方式 | 第24页 |
·ATA接口寄存器定义 | 第24-25页 |
·接口寄存器的详细描述 | 第25-27页 |
·数据传输协议 | 第27-29页 |
·数据传输的PIO模式 | 第27-28页 |
·数据传输的DMA模式 | 第28-29页 |
·两种传输模式的比较 | 第29页 |
·数据传输中需要的命令及参数 | 第29-32页 |
·命令的定义 | 第29-31页 |
·命令的详细描述 | 第31-32页 |
·硬盘寻址方式 | 第32页 |
·本章小结 | 第32-33页 |
5 硬件电路设计 | 第33-61页 |
·物理硬件原理图设计 | 第33-41页 |
·电源电路 | 第33-34页 |
·时钟电路 | 第34-35页 |
·FPGA芯片的配置电路 | 第35-37页 |
·外围存储电路 | 第37页 |
·串口电路 | 第37-38页 |
·FPGA主芯片电路 | 第38-39页 |
·IDE接口电路的设计 | 第39-41页 |
·FPGA硬件部分相应功能模块设计 | 第41-54页 |
·传输控制电路 | 第41-46页 |
·有限状态机 | 第41-42页 |
·PIO时序电路控制器 | 第42-43页 |
·DMA时序电路控制器 | 第43-46页 |
·数据链路电路 | 第46-49页 |
·高速FIFO电路的设计 | 第47-49页 |
·乒乓操作技术 | 第49页 |
·PLL电路和核时钟电路的设计 | 第49-50页 |
·CRC电路模块设计 | 第50-51页 |
·Avalon总线接口与IDE接口模块设计 | 第51-53页 |
·用户寄存器设计 | 第53-54页 |
·主控微处理器设计和系统搭建 | 第54-60页 |
·Nios Ⅱ处理器简介 | 第54页 |
·SOPC设计生成Nios Ⅱ系统 | 第54-59页 |
·Nios Ⅱ系统在FPGA中的配置下载 | 第59-60页 |
·本章小结 | 第60-61页 |
6 软件部分设计 | 第61-65页 |
·NIOS Ⅱ应用程序开发 | 第61-62页 |
·驱动程序开发流程图 | 第62-64页 |
·本章小结 | 第64-65页 |
7 仿真与调试 | 第65-69页 |
·功能模块的仿真 | 第65-66页 |
·SIGNALTAP Ⅱ逻辑分析仪调试 | 第66-67页 |
·系统的整体功能验证 | 第67-68页 |
·调试体会总结 | 第68页 |
·本章小结 | 第68-69页 |
结束语 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |