摘要 | 第1-7页 |
Abstract | 第7-11页 |
第一章 引言 | 第11-22页 |
·ADC发展概述 | 第11-15页 |
·国内外动态 | 第15-19页 |
·国外研究现状 | 第15-18页 |
·国内研究现状及主要差距 | 第18-19页 |
·研究意义 | 第19-20页 |
·研究方案与论文主要内容 | 第20-22页 |
第二章 Pipelined ADC基础理论及误差分析 | 第22-45页 |
·典型Pipelined ADC系统结构 | 第22-23页 |
·关键单元分析 | 第23-30页 |
·采样保持S/H电路 | 第24-26页 |
·子ADC电路 | 第26-28页 |
·乘法MDAC放大单元 | 第28-30页 |
·Pipelined ADC系统误差源分析 | 第30-44页 |
·子ADC误差 | 第30-32页 |
·子DAC误差 | 第32-33页 |
·增益误差 | 第33-36页 |
·MOS开关误差分析 | 第36-37页 |
·采样时间不确定性的分析 | 第37-39页 |
·系统噪声源分析 | 第39-44页 |
·小结 | 第44-45页 |
第三章 实现Pipelined ADC功耗优化的级精度优化理论 | 第45-68页 |
·系统参数定义 | 第45-47页 |
·Pipelined ADC各模块功耗建模与参数表征 | 第47-53页 |
·比较器功耗分析 | 第47-49页 |
·MDAC模块的功耗建模 | 第49-52页 |
·比较器与MDAC的相互影响和制约关系 | 第52-53页 |
·最小比较器数目算法与最优级精度组合 | 第53-57页 |
·无冗余位校正的比较器数目最优算法 | 第53-55页 |
·带冗余位校正的比较器数目最优算法 | 第55页 |
·最优级精度组合 | 第55-57页 |
·用于优化Pipelined ADC功耗的最优级精度分布理论 | 第57-66页 |
·开关电容噪声源的统一表征 | 第57-60页 |
·ADC输入端总噪声的分析与计算 | 第60-63页 |
·最优级精度分布 | 第63-66页 |
·小结 | 第66-68页 |
第四章 Pipelined ADC功耗优化方案与实现 | 第68-79页 |
·基于功耗优化的Pipelined ADC系统设计方案 | 第68-70页 |
·10位100MHz Pipelined ADC系统优化设计 | 第70-75页 |
·ADC系统功耗优化方案的有效性分析 | 第75-78页 |
·小结 | 第78-79页 |
第五章 关键单元功耗及相关指标优化设计 | 第79-120页 |
·S/H单元运放的优化设计 | 第79-94页 |
·二阶系统建立理论分析 | 第80-85页 |
·时钟馈通频率补偿CFFC方法 | 第85-91页 |
·时钟馈通频率补偿方法的有效性验证与分析 | 第91-94页 |
·预放大锁存比较器 | 第94-103页 |
·预放大锁存比较器结构 | 第94-95页 |
·比较器功耗优化与性能改善 | 第95-100页 |
·模拟仿真和结果分析 | 第100-103页 |
·开关电容MDAC单元 | 第103-114页 |
·全差分MDAC运算放大器 | 第104-105页 |
·两级运放的共模反馈电路 | 第105-111页 |
·仿真结果与分析 | 第111-114页 |
·高线性度CMOS自举开关 | 第114-119页 |
·CMOS模拟开关对采样性能的影响 | 第114-116页 |
·CMOS自举采样开关设计 | 第116-118页 |
·仿真验证及结果分析 | 第118-119页 |
·小结 | 第119-120页 |
第六章 ADC系统的版图设计与验证 | 第120-130页 |
·ADC系统版图设计 | 第120-126页 |
·芯片总体布局规划 | 第121-122页 |
·电源线和地线考虑 | 第122-123页 |
·器件匹配性设计 | 第123-124页 |
·屏蔽隔离技术 | 第124-125页 |
·其他互连线布局 | 第125页 |
·ADC总体版图实现 | 第125-126页 |
·系统后仿真结果 | 第126-129页 |
·小结 | 第129-130页 |
结论 | 第130-133页 |
附录 最小比较器数目算法的证明 | 第133-135页 |
致谢 | 第135-136页 |
参考文献 | 第136-147页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第147-148页 |