首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

高性能HDTV编码器设计和软件模型实现

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-13页
   ·TV 编码器的概况及现状第9-11页
     ·TV 编码器的概况第9-11页
     ·实现高性能HDTV 编码器的挑战第11页
       ·HDTV 编码器与视频DAC 的合作分工第11页
   ·HDTV 编码器的理论及研究方法第11-12页
   ·论文总体结构和拟展开的工作第12-13页
第二章 HDTV 编码器的设计规格及理论分析第13-27页
   ·HDTV 编码器的设计规格第13-19页
   ·HDTV 编码器的理论分析第19-27页
     ·逐行扫描到隔行扫描转换第19-21页
     ·垂直方向低通滤波第21页
     ·水平方向低通滤波第21-23页
     ·水平方向上采样滤波第23-27页
第三章 HDTV 编码器的软件模型实现第27-35页
   ·软件模型分析第27-29页
   ·各功能模块软件模型实现第29-34页
   ·软件模型验证第34-35页
第四章 HDTV 编码器硬体设计及仿真第35-65页
   ·显示时钟域方案第35-52页
     ·控制寄存器模块HD_REG第37-42页
     ·视频计数器模块HD_SLAVE第42-43页
     ·测试视频产生模块HD_COLORBAR第43页
     ·逐行扫描到隔行扫描及垂直滤波模块HD_P21_VLPF第43-44页
     ·水平滤波及上采样滤波模块HD_HLPF_UPS第44页
     ·颜色空间转换模块YCBCR2RGB_TVOUT第44-46页
     ·数字到模拟数据范围转换模块HD_DGT2ANLG第46-47页
     ·CGMS Type-A 功能模块HD_CGMS第47-48页
     ·CGMS Type-B 功能模块CGMS_TYPEB_ENC第48页
     ·高清视频格式功能模块HD_STD第48-50页
     ·视频DAC 自动省电控制模块TV_VDAC_PD第50-51页
     ·视频DAC 数据切换模块DAC_TEST第51-52页
   ·系统时钟域方案第52-56页
     ·时钟域同步模块TV_CLK_SYNC第54-55页
     ·系统时钟域方案省电方法第55-56页
   ·仿真验证第56-65页
     ·软体仿真第56-60页
     ·FPGA 验证第60-65页
第五章 视频DAC 自动省电技术分析第65-72页
   ·理论分析第65-70页
   ·视频DAC 自动省电模式控制流程第70-72页
第六章 系统方案性能分析比较第72-76页
   ·显示时钟域方案性能分析第72-73页
   ·系统时钟域方案性能分析第73-74页
   ·性能比较第74-76页
第七章 结论和展望第76-77页
   ·本论文总结第76页
   ·展望第76-77页
致谢第77-78页
参考文献第78-80页
附录第80-85页

论文共85页,点击 下载论文
上一篇:CMPP2.0协议的开发
下一篇:德阳地区调频电台单频同步网设计