分组密码算法Rijndael的VHDL实现
| 第1章 绪论 | 第1-19页 |
| ·密码算法的研究概述 | 第9-11页 |
| ·秘密密钥分组密码体制 | 第10-11页 |
| ·公开密钥密码体制 | 第11页 |
| ·分组密码算法RIJNDAEL的现状 | 第11-16页 |
| ·分组密码算法Rijndael的胜出 | 第12-13页 |
| ·分组密码算法Rijndael的研究现状 | 第13-14页 |
| ·分组密码算法Rijndael的实现介绍 | 第14-16页 |
| ·本文的研究意义 | 第16页 |
| ·本文的研究内容和目标 | 第16-17页 |
| ·本文各章节安排 | 第17-19页 |
| 第2章 RIJNDAEL算法设计原理 | 第19-32页 |
| ·有限域 GF(2~8) | 第19-21页 |
| ·分组密码算法RIJNDAEL的描述 | 第21-30页 |
| ·字节状态轮数 | 第21-22页 |
| ·Rijndael算法加密过程描述 | 第22-26页 |
| ·Rijndael算法解密过程描述 | 第26-28页 |
| ·密钥扩展 KeyExpansion | 第28-30页 |
| ·RIJNDAEL密码算法的整体结构 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第3章 RIJNDAEL算法的优化设计 | 第32-40页 |
| ·算法加密/解密过程相近度分析 | 第32-34页 |
| ·轮变换的优化 | 第34-39页 |
| ·加密模块轮变换的优化 | 第34-37页 |
| ·解密模块轮变换的优化 | 第37-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 RIJNDAEL算法硬件实现的设计分析 | 第40-51页 |
| ·硬件实现的性能参数 | 第40-41页 |
| ·RIJNDAEL密码算法的工作模式分析 | 第41-46页 |
| ·反馈方式下硬件结构的设计分析 | 第41-43页 |
| ·非反馈方式下硬件结构的设计分析 | 第43-46页 |
| ·轮变换模块的设计分析 | 第46-47页 |
| ·查表操作的设计 | 第46-47页 |
| ·倍乘操作的设计 | 第47页 |
| ·密钥调度模块设计分析 | 第47-49页 |
| ·密钥设置 | 第47-48页 |
| ·密钥扩展 | 第48页 |
| ·密钥存储 | 第48-49页 |
| ·RIJNDAEL密码算法的结构选择 | 第49页 |
| ·本章小结 | 第49-51页 |
| 第5章 RIJNDAEL算法硬件实现描述 | 第51-64页 |
| ·EDA技术 | 第51-54页 |
| ·自顶向下的设计方法 | 第51-52页 |
| ·ASIC设计 | 第52页 |
| ·硬件描述语言 | 第52-53页 |
| ·EDA的设计流程 | 第53-54页 |
| ·硬件实现的设计方法选择 | 第54-55页 |
| ·硬件的选择 | 第54页 |
| ·设计方法的选择 | 第54-55页 |
| ·系统总体结构的设计分析 | 第55-57页 |
| ·系统总体结构的构成 | 第55-56页 |
| ·系统的外部端口设计 | 第56-57页 |
| ·输入/输出接口模块的设计 | 第57-58页 |
| ·控制模块的设计 | 第58-59页 |
| ·密钥调度模块设计分析 | 第59-60页 |
| ·加密/解密算法模块 | 第60-62页 |
| ·加密/解密算法模块的仿真 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 结论 | 第64-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第69-70页 |
| 致谢 | 第70-71页 |
| 附录A 加密 S-盒表 | 第71-72页 |
| 附录B 解密 S-盒表 | 第72-73页 |
| 个人简历 | 第73页 |