摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-14页 |
·选题背景 | 第12页 |
·课题研究的内容、成果和意义 | 第12-13页 |
·本文的组织结构 | 第13-14页 |
第二章 指令CACHE总体结构 | 第14-23页 |
·微处理器CACHE概述 | 第14-15页 |
·CACHE技术的发展 | 第14页 |
·CACHE的作用 | 第14-15页 |
·CACHE工作原理 | 第15页 |
·地址转换机制 | 第15-16页 |
·总体结构设计 | 第16-22页 |
·结构设计要求 | 第16-17页 |
·系统结构设计 | 第17-18页 |
·工作流程 | 第18-19页 |
·主要参数设计 | 第19-21页 |
·替换策略设计 | 第21-22页 |
·CACHE一致性设计 | 第22页 |
·本章小结 | 第22-23页 |
第三章 TLB的结构设计 | 第23-43页 |
·TLB总体结构 | 第23-24页 |
·CAM存储逻辑结构设计 | 第24-27页 |
·CAM数据存储体设计 | 第24-25页 |
·CAM页大小位(PS)设计 | 第25页 |
·CAM有效位(Valid)设计 | 第25-26页 |
·CAM存储比较阵列设计 | 第26-27页 |
·SRAM存储逻辑结构设计 | 第27-28页 |
·SRAM存储逻辑设计 | 第27-28页 |
·SRAM输出逻辑设计 | 第28页 |
·CAM读出放大命中逻辑设计 | 第28-36页 |
·敏感放大器设计 | 第29-32页 |
·分压器设计 | 第32-34页 |
·读出放大逻辑设计 | 第34-36页 |
·TLB通路设计 | 第36-42页 |
·TLB通路分析与设计 | 第36-38页 |
·TLB通路模拟 | 第38-42页 |
·本章小结 | 第42-43页 |
第四章 CACHE的结构设计 | 第43-62页 |
·总体结构 | 第43-45页 |
·CACHE总体结构 | 第43-44页 |
·CACHE读写过程 | 第44-45页 |
·存储体设计 | 第45-47页 |
·读出放大逻辑设计 | 第47-51页 |
·CACHE敏感放大器设计 | 第47-49页 |
·CACHE敏感放大逻辑设计 | 第49-51页 |
·CACHE替换策略设计 | 第51-53页 |
·CACHE一致性设计 | 第53-56页 |
·指令CACHE的MESI协议 | 第53页 |
·CACHE一致性结构设计 | 第53-56页 |
·CACHE通路设计 | 第56-61页 |
·比较命中判断逻辑设计 | 第56页 |
·命中判断逻辑的设计 | 第56-57页 |
·BANK多数据模式设计 | 第57-59页 |
·CACHE多数据通路模拟 | 第59-61页 |
·本章小结 | 第61-62页 |
第五章 接口总线与调测试结构设计 | 第62-76页 |
·主要接口信号 | 第62-64页 |
·接口总线设计 | 第64-66页 |
·调测试寄存器设计 | 第66-72页 |
·CACHE调测试寄存器的设计 | 第66-70页 |
·TLB调测试寄存器的设计 | 第70-72页 |
·控制结构设计 | 第72-75页 |
·扫描链的设计 | 第73-74页 |
·控制信号通路设计 | 第74-75页 |
·本章小结 | 第75-76页 |
第六章 指令CACHE系统级验证 | 第76-91页 |
·系统级验证平台的建立 | 第76-77页 |
·寻址方式 | 第77-79页 |
·实模式寻址方式 | 第77-78页 |
·保护模式寻址方式 | 第78-79页 |
·工作模式和模式控制寄存器 | 第79-80页 |
·工作模式 | 第79页 |
·系统级控制寄存器组 | 第79-80页 |
·指令CACHE系统级验证 | 第80-90页 |
·指令CACHE功能部件划分与验证内容 | 第80-81页 |
·CACHE体系统级功能验证 | 第81-86页 |
·TLB系统级功能验证 | 第86-89页 |
·指令CACHE相关指令验证 | 第89-90页 |
·本章小结 | 第90-91页 |
结束语 | 第91-92页 |
1、全文工作总结 | 第91页 |
2、未来工作展望 | 第91-92页 |
致谢 | 第92-93页 |
作者在学期间取得的学术成果 | 第93-94页 |
附录 指令CACHE部件三大功能部件的版图与功能分区 | 第94-96页 |
参考文献 | 第96-97页 |