首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

指令CACHE结构设计与系统级验证

摘要第1-11页
ABSTRACT第11-12页
第一章 绪论第12-14页
   ·选题背景第12页
   ·课题研究的内容、成果和意义第12-13页
   ·本文的组织结构第13-14页
第二章 指令CACHE总体结构第14-23页
   ·微处理器CACHE概述第14-15页
     ·CACHE技术的发展第14页
     ·CACHE的作用第14-15页
   ·CACHE工作原理第15页
   ·地址转换机制第15-16页
   ·总体结构设计第16-22页
     ·结构设计要求第16-17页
     ·系统结构设计第17-18页
     ·工作流程第18-19页
     ·主要参数设计第19-21页
     ·替换策略设计第21-22页
     ·CACHE一致性设计第22页
   ·本章小结第22-23页
第三章 TLB的结构设计第23-43页
   ·TLB总体结构第23-24页
   ·CAM存储逻辑结构设计第24-27页
     ·CAM数据存储体设计第24-25页
     ·CAM页大小位(PS)设计第25页
     ·CAM有效位(Valid)设计第25-26页
     ·CAM存储比较阵列设计第26-27页
   ·SRAM存储逻辑结构设计第27-28页
     ·SRAM存储逻辑设计第27-28页
     ·SRAM输出逻辑设计第28页
   ·CAM读出放大命中逻辑设计第28-36页
     ·敏感放大器设计第29-32页
     ·分压器设计第32-34页
     ·读出放大逻辑设计第34-36页
   ·TLB通路设计第36-42页
     ·TLB通路分析与设计第36-38页
     ·TLB通路模拟第38-42页
   ·本章小结第42-43页
第四章 CACHE的结构设计第43-62页
   ·总体结构第43-45页
     ·CACHE总体结构第43-44页
     ·CACHE读写过程第44-45页
   ·存储体设计第45-47页
   ·读出放大逻辑设计第47-51页
     ·CACHE敏感放大器设计第47-49页
     ·CACHE敏感放大逻辑设计第49-51页
   ·CACHE替换策略设计第51-53页
   ·CACHE一致性设计第53-56页
     ·指令CACHE的MESI协议第53页
     ·CACHE一致性结构设计第53-56页
   ·CACHE通路设计第56-61页
     ·比较命中判断逻辑设计第56页
     ·命中判断逻辑的设计第56-57页
     ·BANK多数据模式设计第57-59页
     ·CACHE多数据通路模拟第59-61页
   ·本章小结第61-62页
第五章 接口总线与调测试结构设计第62-76页
   ·主要接口信号第62-64页
   ·接口总线设计第64-66页
   ·调测试寄存器设计第66-72页
     ·CACHE调测试寄存器的设计第66-70页
     ·TLB调测试寄存器的设计第70-72页
   ·控制结构设计第72-75页
     ·扫描链的设计第73-74页
     ·控制信号通路设计第74-75页
   ·本章小结第75-76页
第六章 指令CACHE系统级验证第76-91页
   ·系统级验证平台的建立第76-77页
   ·寻址方式第77-79页
     ·实模式寻址方式第77-78页
     ·保护模式寻址方式第78-79页
   ·工作模式和模式控制寄存器第79-80页
     ·工作模式第79页
     ·系统级控制寄存器组第79-80页
   ·指令CACHE系统级验证第80-90页
     ·指令CACHE功能部件划分与验证内容第80-81页
     ·CACHE体系统级功能验证第81-86页
     ·TLB系统级功能验证第86-89页
     ·指令CACHE相关指令验证第89-90页
   ·本章小结第90-91页
结束语第91-92页
 1、全文工作总结第91页
 2、未来工作展望第91-92页
致谢第92-93页
作者在学期间取得的学术成果第93-94页
附录 指令CACHE部件三大功能部件的版图与功能分区第94-96页
参考文献第96-97页

论文共97页,点击 下载论文
上一篇:山东省交通与区域经济及社会发展的关系研究
下一篇:心肌型脂肪酸结合蛋白原核表达载体(pBV)的构建、表达及纯化